Радиолоцман Электроника en
расширенный поиск +
  
Срез:Электронные компоненты

Datasheet Actel A54SX16-1CQ208

Производитель:Actel
Семейство:SX
Серия:A54SX16
Модель:A54SX16-1CQ208

    A54SX16-1CQ208 на РадиоЛоцман.Цены — от 58 801 до 76 088 руб.
    FPGA Antifuse SX. НДС-доставка включены. Гарантия 1 год
    Поставщик ПроизводительЦена
    ПСР Актелофициальный статусMicrosemiот 58 801 руб.
    Кремний Microsemi76 088 руб.
    TradeElectronics Microsemiпо запросу
    Элитан Microsemiпо запросу
    официальный статусофициальный статус поставщика
    Подробнее об условиях поставки »

Микросхемы семейства SX не рекомендованы для применения в новых разработках, поскольку существует более современная замена – семейство SX-A: A54SX08A, A54SX16A, A54SX32A, A54SX72A.

  • От 12000 до 48000 системных вентилей
  • 320 МГц внутренняя частота
  • 0.35 µ CMOS
  • 66 МГц PCI
Микросхемы A54SX08 A54SX16 A54SX16P A54SX32
Виды исполнения (температурный диапазон) C, I C, I C, I C, I, M C, I C, I, M
Корпуса FG144/
FGG144,
PL84/
PLG84,
PQ208/
PQG208,
TQ144/
TQG144,
TQ176/
TQG176,
VQ100/
VQG100
PQ208/
PQG208,
TQ176/
TQG176,
VQ100/
VQG100
TQ176/
TQG176
PQ208/
PQG208,
TQ144/
TQG144,
VQ100/
VQG100
BG329/
BGG329,
TQ176/
TQG176
PQ208/
PQG208,
TQ144/
TQG144

Документы:

На английском языке: Datasheet Actel A54SX16-1CQ208

Варианты написания: A54SX161CQ208, A54SX16 1CQ208

Выписка из документа:
v3.2 SX Family FPGAs
u e TM Leading Edge Performance 320 MHz Internal Performance 3.7 ns Clock-to-Out (Pin-to-Pin) 0.1 ns Input Setup 0.25 ns Clock Skew Features 66 MHz PCI CPLD and FPGA Integration Single-Chip Solution 100% Resource Utilization with 100% Pin Locking 3.3 V and 5.0 V Operation with 5.0 V Input Tolerance Very Low Power Consumption Deterministic, User-Controllable Timing Unique In-System Diagnostic and Debug Capability with Silicon Explorer II Boundary Scan Testing in Compliance with IEEE Standard 1149.1 (JTAG) Secure Programming Technology Prevents Reverse Engineering and Design Theft Specifications 12,000 to 48,000 System Gates Up to 249 User-Programmable I/O Pins Up to 1,080 Flip-Flops 0.35 µ CMOS SX Product Profile
Device Capacity Typical Gates System Gates Logic Modules Combinatorial Cells Register Cells (Dedicated Flip-Flops) Maximum User I/Os Clocks JTAG PCI Clock-to-Out Input Setup (external) Speed Grades Temperature Grades Packages (by pin count) PLCC PQFP V...

Рекомендуемые материалы по теме:

При перепечатке материалов с сайта прямая ссылка на РадиоЛоцман обязательна.

Срезы ↓
радиолоцман вконтакте радиолоцман одноклассники радиолоцман facebook радиолоцман twitter радиолоцман google плюс