Радиолоцман Электроника en
расширенный поиск +
  

Analog Devices AD9625BBPZRL-2.0

Производитель:Analog Devices
Серия:AD9625
Модель:AD9625BBPZRL-2.0

12-Bit, 2.6 GSPS/2.5 GSPS/2.0 GSPS, 1.3 V/2.5 V Analog-to-Digital Converter

Документы:

На английском языке: Datasheet Analog Devices AD9625BBPZRL-2.0

Варианты написания: AD9625BBPZRL2.0, AD9625BBPZRL 2.0

Выписка из документа:
Data Sheet
FEATURES 12-Bit, 2.6 GSPS/2.5 GSPS/2.0 GSPS, 1.3 V/2.5 V Analog-to-Digital Converter AD9625
FUNCTIONAL BLOCK DIAGRAM
AVDD AGND DRVDD DRGND REFERENCE VCM VIN+ VIN­ RBIAS_EXT CONTROL REGISTERS CMOS DIGITAL INPUT/ OUTPUT LVDS DIGITAL INPUT/ OUTPUT FD RSTB IRQ SYNCINB± DIVCLK± ADC CORE DDC DIGITAL INTERFACE AND CONTROL SERDOUT[0]± SERDOUT[1]± SERDOUT[2]± SERDOUT[3]± SERDOUT[4]± SERDOUT[5]± SERDOUT[6]± SERDOUT[7]± 12-bit 2.5 GSPS ADC, no missing codes SFDR = 79 dBc, AIN up to 1 GHz at -1 dBFS, 2.5 GSPS SFDR = 77 dBc, AIN up to 1.8 GHz at -1 dBFS, 2.5 GSPS SNR = 57.6 dBFS, AIN up to 1 GHz at -1 dBFS, 2.5 GSPS SNR = 57 dBFS, AIN up to 1.8 GHz at -1 dBFS, 2.5 GSPS Noise spectral density = -149.5 dBFS/Hz at 2.5 GSPS Differential analog input: 1.2 V p-p Differential clock input 3.2 GHz analog input bandwidth, full power High speed 6-or 8-lane JESD204B serial output at 2.6 GSPS Subclass 1: 6.5 Gbps at 2.6 GSPS Two independent decimate by 8 or decimate by 16 filters with 10-bit NCOs Supply voltages: 1.3 V, 2.5 V Serial port control Flexible digital output modes Built-in selectable digital test patterns Timestamp feature Conversion error rate < 10-15 fS/8 OR fS/16 SYSREF± CLK± CLOCK MANAGEMENT CMOS DIGITAL INPUT/OUTPUT AD9625 JESD204B INTERFACE SDIO SCLK CSB Figure 1. APPLICATIONS
Sp...

Рекомендуемые материалы по теме:

При перепечатке материалов с сайта прямая ссылка на РадиоЛоцман обязательна.

Срезы ↓
радиолоцман вконтакте радиолоцман одноклассники радиолоцман facebook радиолоцман twitter радиолоцман google плюс