LinTai: качественные китайские корпуса и каркасы

Datasheet Texas Instruments CDCEL925 — Даташит

ПроизводительTexas Instruments
СерияCDCEL925
Datasheet Texas Instruments CDCEL925

Programmable 2-PLL VCXO Clock Synthesizer with 1.8-V LVCMOS Outputs

Datasheets

CDCE(L)925: Flexible Low Power LVCMOS Clock Generator With SSC Support for EMI Reduction datasheet
PDF, 1.5 Мб, Версия: I, Файл опубликован: 27 окт 2016
Выписка из документа

Цены

25 предложений от 18 поставщиков
Тактовый синтезатор/устройство подавления колебаний Programmable 3-PLL VCXO Clock Synth
ЧипСити
Россия
CDCEL925PWR
Texas Instruments
125 ₽
AiPCBA
Весь мир
CDCEL925PWR
Texas Instruments
132 ₽
Элитан
Россия
CDCEL925PW
Texas Instruments
432 ₽
CDCEL925PERF-EVM
Texas Instruments
по запросу
Сравнительное тестирование аккумуляторов EVE Energy и Samsung типоразмера 18650

Статус

CDCEL925PWCDCEL925PWG4CDCEL925PWRCDCEL925PWRG4
Статус продуктаВ производствеВ производствеВ производствеВ производстве
Доступность образцов у производителяНетДаНетДа

Корпус / Упаковка / Маркировка

CDCEL925PWCDCEL925PWG4CDCEL925PWRCDCEL925PWRG4
N1234
Pin16161616
Package TypePWPWPWPW
Industry STD TermTSSOPTSSOPTSSOPTSSOP
JEDEC CodeR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-G
Package QTY909020002000
CarrierTUBETUBELARGE T&RLARGE T&R
МаркировкаCKEL925CKEL925CKEL925CKEL925
Width (мм)4.44.44.44.4
Length (мм)5555
Thickness (мм)1111
Pitch (мм).65.65.65.65
Max Height (мм)1.21.21.21.2
Mechanical DataСкачатьСкачатьСкачатьСкачать

Параметры

Parameters / ModelsCDCEL925PW
CDCEL925PW
CDCEL925PWG4
CDCEL925PWG4
CDCEL925PWR
CDCEL925PWR
CDCEL925PWRG4
CDCEL925PWRG4
Divider RatioUniversalUniversalUniversalUniversal
FunctionClock SynthesizerClock SynthesizerClock SynthesizerClock Synthesizer
Input LevelCrystal,LVCMOSCrystal,LVCMOSCrystal,LVCMOSCrystal,LVCMOS
Jitter-Peak to Peak(P-P) or Cycle to Cycle, C-C60 ps60 ps60 ps60 ps
Количество выходов5555
Рабочий диапазон температур, Cот -40 до 85от -40 до 85от -40 до 85от -40 до 85
Output Frequency(Max), МГц230230230230
Output LevelLVCMOSLVCMOSLVCMOSLVCMOS
Output Skew, ps150150150150
Package GroupTSSOPTSSOPTSSOPTSSOP
Package Size: mm2:W x L, PKG16TSSOP: 32 mm2: 6.4 x 5(TSSOP)16TSSOP: 32 mm2: 6.4 x 5(TSSOP)16TSSOP: 32 mm2: 6.4 x 5(TSSOP)16TSSOP: 32 mm2: 6.4 x 5(TSSOP)
ProgrammabilityEEPROMEEPROMEEPROMEEPROM
RatingCatalogCatalogCatalogCatalog
Special FeaturesIntegrated EEPROM,Multiplier/Divider,Spread Spectrum Clocking (SSC)Integrated EEPROM,Multiplier/Divider,Spread Spectrum Clocking (SSC)Integrated EEPROM,Multiplier/Divider,Spread Spectrum Clocking (SSC)Integrated EEPROM,Multiplier/Divider,Spread Spectrum Clocking (SSC)
VCC, В1.81.81.81.8
VCC Core, В1.81.81.81.8
VCC Out, В1.81.81.81.8

Экологический статус

CDCEL925PWCDCEL925PWG4CDCEL925PWRCDCEL925PWRG4
RoHSСовместимСовместимСовместимСовместим

Application Notes

  • Clocking Recommendations for DM6446 Digital Video EVM with Sngle PLL (Rev. A)
    PDF, 94 Кб, Версия: A, Файл опубликован: 8 авг 2007
    The DM6446 (DaVinciв„ў) Digital Video Evaluation Module (EVM) requires a number of clock frequencies to run the system properly. The current clocking proposal of this EVM consists of a VCXO chip PI6CX100-27W, a PLL chip PLL1705, several voltage level translators, and a few oscillators or crystals. This application report discusses an optimized clocking proposal with Texas Instruments new clock driv
  • VCXO Application Guideline for CDCE(L)9xx Family (Rev. A)
    PDF, 107 Кб, Версия: A, Файл опубликован: 23 апр 2012
  • Practical consideration on choosing a crystal for CDCE(L)9xx family
    PDF, 60 Кб, Файл опубликован: 24 мар 2008
  • Usage of I2C for CDCE(L)949, CDCE(L)937, CDCE(L)925, CDCE(L)913
    PDF, 297 Кб, Файл опубликован: 23 сен 2009
    This document presents a method to smoothly change frequency by IВІCв„ў protocol on Texas Instruments CDCE(L)949, CDCE(L)937, CDCE(L)925, CDCE(L)913 Clock Synthesizers, thus avoiding unnecessary intermediate frequencies. It also includes a code example to generate the IВІC protocol for the CDCE(L)9xx with the TMS320C645x.
  • Generating Low Phase-Noise Clocks for Audio Data Converters from Low Frequency
    PDF, 860 Кб, Файл опубликован: 31 мар 2008
    Generating a high-frequency system clock Fs (128fs to 768fs) from a low-frequency sampling clock fs (10 kHz to 200 kHz) is challenging, while attempting to maintain low phase jitter. A traditional phase-lock loop (PLL) can do the frequency translation, but the added phase jitter prevents the generated system clock signal from effectively driving high-performance audio data converters. This applica
  • Troubleshooting I2C Bus Protocol
    PDF, 184 Кб, Файл опубликован: 19 окт 2009
    When using the I2Cв„ў bus protocol, the designer must ensure that the hardware complies with the I2C standard. This application report describes the I2C protocol and provides guidelines on debugging a missing acknowledgment, selecting the pullup resistors, or meeting the maximum capacitance load of an I2C bus. A conflict occurs if devices sharing the I2C bus have the same slave address. This

Модельный ряд

Классификация производителя

  • Semiconductors> Clock and Timing> Clock Generators> Spread-Spectrum Clocks

На английском языке: Datasheet Texas Instruments CDCEL925

Электронные компоненты. Бесплатная доставка по России