Altinkaya: турецкие корпуса для РЭА

Datasheet Texas Instruments DS92LV18 — Даташит

ПроизводительTexas Instruments
СерияDS92LV18
Datasheet Texas Instruments DS92LV18

Сериализатор/десериализатор 18-битной шины LVDS — 15–66 МГц

Datasheets

DS92LV18 18-Bit Bus LVDS Serializer/Deserializer - 15-66 MHz datasheet
PDF, 1.3 Мб, Версия: E, Файл опубликован: 18 апр 2013
Выписка из документа

Цены

23 предложений от 20 поставщиков
18Bit Bus LVDS Serializer/Deserializer - 15-66MHz 80-LQFP -40℃ to 85℃
EIS Components
Весь мир
DS92LV18TVVX/NOPB
Texas Instruments
635 ₽
DS92LV18TVV/NOPB
Texas Instruments
641 ₽
ChipWorker
Весь мир
DS92LV18TVV
Texas Instruments
988 ₽
LifeElectronics
Россия
DS92LV18_06
по запросу
Технология правильного хранения аккумуляторов и батареек по рекомендациям FANSO и EVE Energy

Статус

DS92LV18TVV/NOPBDS92LV18TVVX/NOPB
Статус продуктаВ производствеВ производстве
Доступность образцов у производителяДаНет

Корпус / Упаковка / Маркировка

DS92LV18TVV/NOPBDS92LV18TVVX/NOPB
N12
Pin8080
Package TypePNPN
Industry STD TermLQFPLQFP
JEDEC CodeS-PQFP-GS-PQFP-G
Package QTY1191000
CarrierTUBELARGE T&R
МаркировкаDS92LV18TVV>B
Width (мм)1212
Length (мм)1212
Thickness (мм)1.41.4
Pitch (мм).5.5
Max Height (мм)1.61.6
Mechanical DataСкачатьСкачать

Параметры

Parameters / ModelsDS92LV18TVV/NOPB
DS92LV18TVV/NOPB
DS92LV18TVVX/NOPB
DS92LV18TVVX/NOPB
ESD, kV22
FunctionSerDesSerDes
Input CompatibilityLVTTL,BLVDSLVTTL,BLVDS
Рабочий диапазон температур, Cот -40 до 85от -40 до 85
Output CompatibilityLVDS,BLVDS,LVTTLLVDS,BLVDS,LVTTL
Package GroupLQFPLQFP
Package Size: mm2:W x L, PKG80LQFP: 196 mm2: 14 x 14(LQFP)80LQFP: 196 mm2: 14 x 14(LQFP)
ProtocolsChannel-Link IChannel-Link I
RatingCatalogCatalog
Supply Voltage(s), В3.33.3

Экологический статус

DS92LV18TVV/NOPBDS92LV18TVVX/NOPB
RoHSСовместимСовместим

Application Notes

  • External Serial Interface Reduces Simultaneous Switching Output Noise in FPGAs (Rev. A)
    PDF, 8.3 Мб, Версия: A, Файл опубликован: 26 апр 2013
    This application report highlights how using external SerDes in conjunction with minimum current driveFPGA I/O can reduce FPGA’s internal noise and reap the benefits of a serial interface across the system.This may allow designers to use low end FPGAs with external SerDes to reduce cost and still have highanalog performance.
  • DS15BA101 & DS15EA101 Enable Long Reach Applications for Embedded Clock SER/DES (Rev. E)
    PDF, 170 Кб, Версия: E, Файл опубликован: 29 апр 2013
    Reduction in system size, increase in system performance and savings in system cost are valuablebenefits that SER/DES devices (Serializers and Deserializers) bring to many system designers. Thesebenefits are the reason why SER/DES are integral pieces of many of today’s high-speed systems.One of the design constraints for these systems is the maximum transmission distance between a serializer

Модельный ряд

Серия: DS92LV18 (2)

Классификация производителя

  • Semiconductors> Interface> Serializer, Deserializer> BLVDS/LVDS SerDes (<100 MHz)

На английском языке: Datasheet Texas Instruments DS92LV18

Электронные компоненты. Бесплатная доставка по России