Datasheet Actel A54SX16P-1PQ208I

ПроизводительActel
СемействоSX
СерияA54SX16P
МодельA54SX16P-1PQ208I

Микросхемы семейства SX не рекомендованы для применения в новых разработках, поскольку существует более современная замена – семейство SX-A: A54SX08A, A54SX16A, A54SX32A, A54SX72A.

Datasheets

Datasheet
PDF, 438 Кб

Цены

Цена A54SX16P-1PQ208IA54SX16P-1PQ208I на РадиоЛоцман.Цены — от 13 492 до 16 036 руб.
FPGA - Программируемая вентильная матрица SX
ПоставщикПроизводительЦена
ЭИКMicrosemi13 492 руб.
КремнийMicrosemi16 036 руб.
ЭлрусMicrosemiпо запросу

Подробное описание

Микросхемы A54SX08 A54SX16 A54SX16P A54SX32
Виды исполнения (температурный диапазон) C, I C, I C, I C, I, M C, I C, I, M
Корпуса FG144/
FGG144,
PL84/
PLG84,
PQ208/
PQG208,
TQ144/
TQG144,
TQ176/
TQG176,
VQ100/
VQG100
PQ208/
PQG208,
TQ176/
TQG176,
VQ100/
VQG100
TQ176/
TQG176
PQ208/
PQG208,
TQ144/
TQG144,
VQ100/
VQG100
BG329/
BGG329,
TQ176/
TQG176
PQ208/
PQG208,
TQ144/
TQG144

Выписка из документа:
v3.2 SX Family FPGAs
u e TM Leading Edge Performance 320 MHz Internal Performance 3.7 ns Clock-to-Out (Pin-to-Pin) 0.1 ns Input Setup 0.25 ns Clock Skew Features 66 MHz PCI CPLD and FPGA Integration Single-Chip Solution 100% Resource Utilization with 100% Pin Locking 3.3 V and 5.0 V Operation with 5.0 V Input Tolerance Very Low Power Consumption Deterministic, User-Controllable Timing Unique In-System Diagnostic and Debug Capability with Silicon Explorer II Boundary Scan Testing in Compliance with IEEE Standard 1149.1 (JTAG) Secure Programming Technology Prevents Reverse Engineering and Design Theft Specifications 12,000 to 48,000 System Gates Up to 249 User-Programmable I/O Pins Up to 1,080 Flip-Flops 0.35 µ CMOS SX Product Profile
Device Capacity Typical Gates System Gates Logic Modules Combinatorial Cells Register Cells (Dedicated Flip-Flops) Maximum User I/Os Clocks JTAG PCI Clock-to-Out I...

Модельный ряд

Варианты написания:

A54SX16P1PQ208I, A54SX16P 1PQ208I

На английском языке: Datasheet Actel A54SX16P-1PQ208I