Datasheet Texas Instruments SN74LS21D — Даташит
Производитель | Texas Instruments |
Серия | SN74LS21 |
Модель | SN74LS21D |

Двойные 4-входовые логические элементы положительного И 14-SOIC от 0 до 70
Datasheets
Dual 4-Input Positive-AND Gates datasheet
PDF, 942 Кб, Файл опубликован: 1 мар 1988
Выписка из документа
Цены
![]() 42 предложений от 20 поставщиков Микросхема Логический чип, AND Gate 2Element 4IN Bipolar 14Pin SOIC Tube | |||
SN74LS21D Texas Instruments | 25 ₽ | ||
SN74LS21D Texas Instruments | 47 ₽ | ||
SN74LS21D Texas Instruments | от 150 ₽ | ||
SN74LS21D Murata | по запросу |
Статус
Статус продукта | В производстве (Рекомендуется для новых разработок) |
Доступность образцов у производителя | Нет |
Корпус / Упаковка / Маркировка
Pin | 14 |
Package Type | D |
Industry STD Term | SOIC |
JEDEC Code | R-PDSO-G |
Package QTY | 50 |
Carrier | TUBE |
Маркировка | LS21 |
Width (мм) | 3.91 |
Length (мм) | 8.65 |
Thickness (мм) | 1.58 |
Pitch (мм) | 1.27 |
Max Height (мм) | 1.75 |
Mechanical Data | Скачать |
Параметры
Bits | 2 |
ICC @ Nom Voltage(Max) | 0.0025 мА |
Рабочий диапазон температур | от 0 до 70 C |
Output Drive (IOL/IOH)(Max) | -.04/8 мА |
Package Group | SOIC |
Package Size: mm2:W x L | 14SOIC: 52 mm2: 6 x 8.65(SOIC) PKG |
Rating | Catalog |
Schmitt Trigger | No |
Technology Family | LS |
VCC(Max) | 5.25 В |
VCC(Min) | 4.75 В |
Voltage(Nom) | 5 В |
tpd @ Nom Voltage(Max) | 15 нс |
Экологический статус
RoHS | Совместим |
Application Notes
- Designing with the SN54/74LS123 (Rev. A)PDF, 118 Кб, Версия: A, Файл опубликован: 1 мар 1997
The Texas Instruments (TI) SN54/74LS123 dual retriggerable monostable multivibrator is a one-shot device capable of verylong output pulses and up to 100% duty cycle. The ?LS123 also features dc triggering from gated low-level active A andhigh-level active B inputs and provides a clear input that terminates the output pulse of any predetermined time independentof timing components R ext and
Модельный ряд
Серия: SN74LS21 (7)
Классификация производителя
- Semiconductors > Logic > Gate > AND Gate