Datasheet Texas Instruments ADS8481RGZR — Даташит
Производитель | Texas Instruments |
Серия | ADS8481 |
Модель | ADS8481RGZR |

18-битный параллельный АЦП с частотой 1 MSPS и Ref 48-VQFN от -40 до 85
Datasheets
18-Bit 1-MSPS Pseudo-Diff Unipolar Input Micro Samp ADC w/Parallell Interface datasheet
PDF, 1.3 Мб, Версия: A, Файл опубликован: 27 мар 2006
Выписка из документа
Цены
ADS8481RGZR | по запросу |
Статус
Статус продукта | Анонсирован (Компонент анонсирован, но еще не запущен в серийное производство. Образцы могут быть как доступны, так и нет) |
Доступность образцов у производителя | Нет |
Корпус / Упаковка / Маркировка
Pin | 48 |
Package Type | RGZ |
Industry STD Term | VQFN |
JEDEC Code | S-PQFP-N |
Width (мм) | 7 |
Length (мм) | 7 |
Thickness (мм) | .9 |
Pitch (мм) | .5 |
Max Height (мм) | 1 |
Mechanical Data | Скачать |
Параметры
# Input Channels | 1 |
Analog Voltage AVDD(Max)(V) | 5.25 |
Analog Voltage AVDD(Min)(V) | 4.75 |
Approx. Price (US$) | 16.70 | 1ku |
Архитектура | SAR |
Digital Supply(Max)(V) | 5.25 |
Digital Supply(Min)(V) | 2.7 |
INL(Max)(+/-LSB) | 3.5 |
Input Range(Max)(V) | 4.1 |
Тип входа | Pseudo-Differential Single-Ended |
Integrated Features | Oscillator |
Interface | Parallel |
Multi-Channel Configuration | N/A |
Operating Temperature Range(C) | -40 to 85 |
Package Group | VQFN |
Package Size: mm2:W x L (PKG) | 48VQFN: 49 mm2: 7 x 7(VQFN) |
Power Consumption(Typ)(mW) | 220 |
Rating | Catalog |
Reference Mode | Ext Int |
Resolution(Bits) | 18 |
SINAD(dB) | 93 |
SNR(dB) | 94 |
Sample Rate (max)(SPS) | 1MSPS |
THD(Typ)(dB) | -112 |
Экологический статус
RoHS | Не совместим |
Бессвинцовая технология (Pb Free) | Нет |
Комплекты разработчика и оценочные наборы
- Evaluation Modules & Boards: ADS8481EVM
ADS8481EVM Evaluation Module
Статус продукта: В производстве (Рекомендуется для новых разработок)
Application Notes
- Determining Minimum Acquisition Times for SAR ADCs, part 1 (Rev. A)PDF, 227 Кб, Версия: A, Файл опубликован: 10 ноя 2010
This application report analyzes a simple method for calculating minimum acquisition times for successive-approximation register analog-to-digital converters (SAR ADCs). The input structure of the ADC is examined along with the driving circuit. The voltage on the sampling capacitor is then determined for the case when a step function is applied to the input of the driving circuit. Three different - Determining Minimum Acquisition Times for SAR ADCs, part 2PDF, 215 Кб, Файл опубликован: 17 мар 2011
The input structure circuit of a successive-approximation register analog-to-digital converter (SAR ADC) incombination with the driving circuit forms a transfer function that can be used to determine minimum acquisition times for different types of applied input signals. This application report, which builds on Determining Minimum Acquisition Times for SAR ADCs When a Step Function is Applied to
Модельный ряд
Серия: ADS8481 (4)
- ADS8481IBRGZT ADS8481IBRGZTG4 ADS8481IRGZT ADS8481RGZR
Классификация производителя
- Semiconductors > Data Converters > Analog-to-Digital Converters (ADCs) > Precision ADCs (<=10MSPS)