Datasheet Texas Instruments CD74AC109 — Даташит
| Производитель | Texas Instruments | 
| Серия | CD74AC109 | 

Двойные триггеры JK с положительным фронтом, установкой и сбросом
Datasheets
|  Купить CD74AC109 на РадиоЛоцман.Цены — от 4.03 до 70 ₽ 33 предложений от 24 поставщиков Микросхема Бистабильный мульти, TEXAS INSTRUMENTS CD74AC109M96 Flip-Flop, Differential, Positive Edge, 74AC109, JK, 10.3ns, 100MHz, 24mA, SOIC | |||
| CD74AC109M Rochester Electronics | 4.03 ₽ | ||
| CD74AC109E Texas Instruments | по запросу | ||
| CD74AC109M96 Texas Instruments | по запросу | ||
| CD74AC109M96 Texas Instruments | по запросу | ||
Статус
| CD74AC109E | CD74AC109EE4 | CD74AC109M96 | |
|---|---|---|---|
| Статус продукта | В производстве | В производстве | В производстве | 
| Доступность образцов у производителя | Нет | Нет | Нет | 
Корпус / Упаковка / Маркировка
| CD74AC109E | CD74AC109EE4 | CD74AC109M96 | |
|---|---|---|---|
| N | 1 | 2 | 3 | 
| Pin | 16 | 16 | 16 | 
| Package Type | N | N | D | 
| Industry STD Term | PDIP | PDIP | SOIC | 
| JEDEC Code | R-PDIP-T | R-PDIP-T | R-PDSO-G | 
| Package QTY | 25 | 25 | 2500 | 
| Carrier | TUBE | TUBE | LARGE T&R | 
| Маркировка | CD74AC109E | CD74AC109E | AC109M | 
| Width (мм) | 6.35 | 6.35 | 3.91 | 
| Length (мм) | 19.3 | 19.3 | 9.9 | 
| Thickness (мм) | 3.9 | 3.9 | 1.58 | 
| Pitch (мм) | 2.54 | 2.54 | 1.27 | 
| Max Height (мм) | 5.08 | 5.08 | 1.75 | 
| Mechanical Data | Скачать | Скачать | Скачать | 
Параметры
| Parameters / Models | CD74AC109E  | CD74AC109EE4  | CD74AC109M96  | 
|---|---|---|---|
| Bits | 2 | 2 | 2 | 
| F @ Nom Voltage(Max), Mhz | 100 | 100 | 100 | 
| ICC @ Nom Voltage(Max), мА | 0.04 | 0.04 | 0.04 | 
| Output Drive (IOL/IOH)(Max), мА | -24/24 | -24/24 | -24/24 | 
| Package Group | PDIP | PDIP | SOIC | 
| Package Size: mm2:W x L, PKG | See datasheet (PDIP) | See datasheet (PDIP) | 16SOIC: 59 mm2: 6 x 9.9(SOIC) | 
| Rating | Catalog | Catalog | Catalog | 
| Schmitt Trigger | No | No | No | 
| Technology Family | AC | AC | AC | 
| VCC(Max), В | 5.5 | 5.5 | 5.5 | 
| VCC(Min), В | 1.5 | 1.5 | 1.5 | 
| Voltage(Nom), В | 3.3,5 | 3.3,5 | 3.3,5 | 
| tpd @ Nom Voltage(Max), нс | 11.1 | 11.1 | 11.1 | 
Экологический статус
| CD74AC109E | CD74AC109EE4 | CD74AC109M96 | |
|---|---|---|---|
| RoHS | Совместим | Совместим | Совместим | 
| Бессвинцовая технология (Pb Free) | Да | Да | 
Application Notes
- Power-Up Behavior of Clocked Devices (Rev. A)PDF, 34 Кб, Версия: A, Файл опубликован: 6 фев 2015
- Using High Speed CMOS and Advanced CMOS in Systems With Multiple VccPDF, 43 Кб, Файл опубликован: 1 апр 1996
 Though low power consumption is a feature of CMOS devices sometimes this feature does not meet a designer?s system power supply constraints. Therefore a partial system power down or multiple Vcc supplies are used to meet the needs of the system. This document shows electrostatic discharge protection circuits. It also provides circuit and bus driver examples of partial system power down and curren
Модельный ряд
Серия: CD74AC109 (3)
Классификация производителя
- Semiconductors> Logic> Flip-Flop/Latch/Register> J-K Flip-Flop






