HRP-N3 - серия источников питания с максимальной пиковой мощностью в 350% от MEAN WELL

Datasheet Texas Instruments CDC2509 — Даташит

ПроизводительTexas Instruments
СерияCDC2509
Datasheet Texas Instruments CDC2509

Драйвер тактового сигнала с фазовой автоподстройкой напряжения 3,3 В и выходами с 3 состояниями

Datasheets

CDC2509: 3.3-V Phase-Lock Loop Clock Driver (Rev. C)
PDF, 614 Кб, Версия: C, Файл опубликован: 2 дек 2004

Цены

25 предложений от 21 поставщиков
Синхронизаторы и распределители тактового сигнала 3.3V Ph-Lock Loop Clock Driver
EIS Components
Весь мир
CDC2509CPWR
Texas Instruments
71 ₽
Akcel
Весь мир
CDC2509CPWR
Texas Instruments
от 158 ₽
CDC2509
Texas Instruments
по запросу
LifeElectronics
Россия
CDC2509BPWRG4
Texas Instruments
по запросу
Продукция HONGFA – надежность и качество для разных задач

Статус

CDC2509PWRCDC2509PWRG4
Статус продуктаНе рекомендуется для новых разработокНе рекомендуется для новых разработок
Доступность образцов у производителяНетНет

Корпус / Упаковка / Маркировка

CDC2509PWRCDC2509PWRG4
N12
Pin2424
Package TypePWPW
Industry STD TermTSSOPTSSOP
JEDEC CodeR-PDSO-GR-PDSO-G
Package QTY20002000
CarrierLARGE T&RLARGE T&R
МаркировкаCK2509CK2509
Width (мм)4.44.4
Length (мм)7.87.8
Thickness (мм)11
Pitch (мм).65.65
Max Height (мм)1.21.2
Mechanical DataСкачатьСкачать

Экологический статус

CDC2509PWRCDC2509PWRG4
RoHSСовместимСовместим
Бессвинцовая технология (Pb Free)ДаДа

Application Notes

  • Understanding the Differences Between CDC2509x/10x Devices
    PDF, 65 Кб, Файл опубликован: 8 янв 1999
    This application note provides information concerning the various revisions of the TI CDC2509/10 family of devices. In addition, it will assist designers with new and existing designs. Phase error information, both slope and absolute value, is provided to assist in the tuning process. Furthermore, a table summarizes important parameters for choosing the correct PLL. The table contains capacitance
  • High Speed Clock Distribution Design Techniques for CDC 509/516/2509/2510/2516 (Rev. A)
    PDF, 109 Кб, Версия: A, Файл опубликован: 23 сен 1998
    The memory bandwidth of high performance microprocessors is increasing at a rapid rate and the future memory bandwidth requirements are expected to keep increasing. The bandwidth requirements of RAM will be satisfied in the near term by using Synchronous DRAM. The need to drive multiple DRAM chips at high speeds with low skew necessitates the use of clock distribution devices with Phase Locked Loo

Модельный ряд

Серия: CDC2509 (2)

Классификация производителя

  • Semiconductors> Clock and Timing> Clock Buffers> Zero Delay Buffers

На английском языке: Datasheet Texas Instruments CDC2509

Электронные компоненты. Бесплатная доставка по России