Datasheet Texas Instruments CDC2582PAHG4 — Даташит
| Производитель | Texas Instruments |
| Серия | CDC2582 |
| Модель | CDC2582PAHG4 |

Драйвер тактового сигнала ФАПЧ 3,3 В с входом LVPECL и 12 выходами LVTTL 52-TQFP
Datasheets
3.3-V Phase-Lock Loop Clock Driver With Differential LVPECL Clock Inputs datasheet
PDF, 150 Кб, Версия: B, Файл опубликован: 1 фев 1996
Выписка из документа
Купить CDC2582PAHG4 на РадиоЛоцман.Цены — от 525 до 928 ₽10 предложений от 10 поставщиков Микросхема Тактовый генератор, PLL Clock Driver Single 25MHz to 100MHz 52Pin TQFP Tray | |||
| CDC2582PAHG4 Texas Instruments | 525 ₽ | ||
| CDC2582PAHG4 Texas Instruments | по запросу | ||
| CDC2582PAHG4 Texas Instruments | по запросу | ||
| CDC2582PAHG4 Texas Instruments | по запросу | ||
Статус
| Статус продукта | В производстве (Рекомендуется для новых разработок) |
| Доступность образцов у производителя | Да |
Корпус / Упаковка / Маркировка
| Pin | 52 |
| Package Type | PAH |
| Industry STD Term | TQFP |
| JEDEC Code | S-PQFP-G |
| Package QTY | 160 |
| Carrier | JEDEC TRAY (10+1) |
| Маркировка | CDC2582 |
| Width (мм) | 10 |
| Length (мм) | 10 |
| Thickness (мм) | 1 |
| Pitch (мм) | .65 |
| Max Height (мм) | 1.2 |
| Mechanical Data | Скачать |
Параметры
| Absolute Jitter (Peak-to-Peak Cycle or Period Jitter) | 200 ps |
| Количество выходов | 12 |
| Operating Frequency Range(Max) | 100 МГц |
| Operating Frequency Range(Min) | 25 МГц |
| Package Group | TQFP |
| Package Size: mm2:W x L | 52TQFP: 144 mm2: 12 x 12(TQFP) PKG |
| Rating | Catalog |
| VCC | 3.3 В |
| t(phase error) | 500 ps |
| tsk(o) | 500 ps |
Экологический статус
| RoHS | Совместим |
Application Notes
- Phase-Lock Loop-Based (PLL) Clock Drivers: Benefits Versus Costs (Rev. A)PDF, 51 Кб, Версия: A, Файл опубликован: 1 мар 1997
This document provides an overview of a PLL clock driver. The advantages and disadvantages of PLLs and the cost in designs are discussed. TI manufactures three low-voltage high-performance PLL clock drivers, the CDC2582, CDC2586, and the CDC2586. - Application and Design Considerations for CDC5xx Phase-Lock Loop Clock DriversPDF, 101 Кб, Файл опубликован: 1 апр 1996
Today?s high-speed system designs require stringent propagation and skew parameters to maintain desired system performance. TI developed the CDC5XX platform of PLL clock drivers to meet the need for high-performance clock system components. This document describes the features and functions of the CDC5XX and discusses design considerations and configurations for the CDC586, CDC582, and CDC2582 clo
Модельный ряд
Серия: CDC2582 (2)
- CDC2582PAH CDC2582PAHG4
Классификация производителя
- Semiconductors > Clock and Timing > Clock Buffers > Zero Delay Buffers

Купить CDC2582PAHG4 на РадиоЛоцман.Цены




