Клеммные колодки Keen Side

Datasheet Texas Instruments CDC516 — Даташит

ПроизводительTexas Instruments
СерияCDC516
Datasheet Texas Instruments CDC516

Драйвер тактового сигнала с фазовой автоподстройкой напряжения 3,3 В и выходами с 3 состояниями

Datasheets

CDC516: 3.3-V Phase-Lock Loop Clock Driver datasheet
PDF, 479 Кб, Версия: B, Файл опубликован: 2 дек 2004
Выписка из документа

Цены

26 предложений от 21 поставщиков
Синхронизаторы и распределители тактового сигнала 3.3V Phase Lock Loop Clock Driver
EIS Components
Весь мир
CDC516DGGR
Texas Instruments
391 ₽
Элитан
Россия
CDC516DGG
Texas Instruments
1 653 ₽
Augswan
Весь мир
CDC516DGGG4
Texas Instruments
по запросу
CDC516DGGR
Texas Instruments
по запросу

Статус

CDC516DGGCDC516DGGG4CDC516DGGRCDC516DGGRG4
Статус продуктаВ производствеВ производствеВ производствеВ производстве
Доступность образцов у производителяНетДаДаНет

Корпус / Упаковка / Маркировка

CDC516DGGCDC516DGGG4CDC516DGGRCDC516DGGRG4
N1234
Pin48484848
Package TypeDGGDGGDGGDGG
Industry STD TermTSSOPTSSOPTSSOPTSSOP
JEDEC CodeR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-G
Package QTY404020002000
CarrierTUBETUBELARGE T&RLARGE T&R
МаркировкаCDC516CDC516CDC516CDC516
Width (мм)6.16.16.16.1
Length (мм)12.512.512.512.5
Thickness (мм)1.151.151.151.15
Pitch (мм).5.5.5.5
Max Height (мм)1.21.21.21.2
Mechanical DataСкачатьСкачатьСкачатьСкачать

Параметры

Parameters / ModelsCDC516DGG
CDC516DGG
CDC516DGGG4
CDC516DGGG4
CDC516DGGR
CDC516DGGR
CDC516DGGRG4
CDC516DGGRG4
Absolute Jitter (Peak-to-Peak Cycle or Period Jitter), ps200200200200
Количество выходов16161616
Operating Frequency Range(Max), МГц125125125125
Operating Frequency Range(Min), МГц25252525
Package GroupTSSOPTSSOPTSSOPTSSOP
Package Size: mm2:W x L, PKG48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP)48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP)48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP)48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP)
RatingCatalogCatalogCatalogCatalog
VCC, В3.33.33.33.3
t(phase error), ps400400400400
tsk(o), ps200200200200

Экологический статус

CDC516DGGCDC516DGGG4CDC516DGGRCDC516DGGRG4
RoHSСовместимСовместимСовместимСовместим

Application Notes

  • High Speed Clock Distribution Design Techniques for CDC 509/516/2509/2510/2516 (Rev. A)
    PDF, 109 Кб, Версия: A, Файл опубликован: 23 сен 1998
    The memory bandwidth of high performance microprocessors is increasing at a rapid rate and the future memory bandwidth requirements are expected to keep increasing. The bandwidth requirements of RAM will be satisfied in the near term by using Synchronous DRAM. The need to drive multiple DRAM chips at high speeds with low skew necessitates the use of clock distribution devices with Phase Locked Loo

Модельный ряд

Классификация производителя

  • Semiconductors> Clock and Timing> Clock Buffers> Zero Delay Buffers

На английском языке: Datasheet Texas Instruments CDC516

ТМ Электроникс. Электронные компоненты и приборы. Скидки, кэшбэк и бесплатная доставка