Datasheet Texas Instruments CDC536 — Даташит
Производитель | Texas Instruments |
Серия | CDC536 |
Драйвер тактового сигнала ФАПЧ 3,3 В с вариантами частоты 1/2x, 1x и 2x
Datasheets
CDC536: 3.3-V PLL Clock Driver With 3-State Outputs datasheet
PDF, 322 Кб, Версия: G, Файл опубликован: 8 июл 2004
Выписка из документа
Цены
Купить CDC536 на РадиоЛоцман.Цены — от 73 до 1 233 ₽ 24 предложений от 20 поставщиков 3.3-V PHASE-LOCK LOOP CLOCK DRIVER WITH 3-STATE OUTPUTS | |||
CDC536DBR Texas Instruments | 73 ₽ | ||
CDC536DB Texas Instruments | 420 ₽ | ||
CDC536DBR Texas Instruments | по запросу | ||
CDC536DLR Texas Instruments | по запросу |
Статус
CDC536DB | CDC536DBG4 | CDC536DBR | CDC536DBRG4 | |
---|---|---|---|---|
Статус продукта | В производстве | В производстве | В производстве | В производстве |
Доступность образцов у производителя | Нет | Да | Да | Нет |
Корпус / Упаковка / Маркировка
CDC536DB | CDC536DBG4 | CDC536DBR | CDC536DBRG4 | |
---|---|---|---|---|
N | 1 | 2 | 3 | 4 |
Pin | 28 | 28 | 28 | 28 |
Package Type | DB | DB | DB | DB |
Industry STD Term | SSOP | SSOP | SSOP | SSOP |
JEDEC Code | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G |
Package QTY | 50 | 50 | 2000 | 2000 |
Carrier | TUBE | TUBE | LARGE T&R | LARGE T&R |
Маркировка | CDC536 | CDC536 | CDC536 | CDC536 |
Width (мм) | 5.3 | 5.3 | 5.3 | 5.3 |
Length (мм) | 10.2 | 10.2 | 10.2 | 10.2 |
Thickness (мм) | 1.95 | 1.95 | 1.95 | 1.95 |
Pitch (мм) | .65 | .65 | .65 | .65 |
Max Height (мм) | 2 | 2 | 2 | 2 |
Mechanical Data | Скачать | Скачать | Скачать | Скачать |
Параметры
Parameters / Models | CDC536DB | CDC536DBG4 | CDC536DBR | CDC536DBRG4 |
---|---|---|---|---|
Absolute Jitter (Peak-to-Peak Cycle or Period Jitter), ps | 200 | 200 | 200 | 200 |
Количество выходов | 6 | 6 | 6 | 6 |
Operating Frequency Range(Max), МГц | 100 | 100 | 100 | 100 |
Operating Frequency Range(Min), МГц | 25 | 25 | 25 | 25 |
Package Group | SSOP | SSOP | SSOP | SSOP |
Package Size: mm2:W x L, PKG | 28SSOP: 80 mm2: 7.8 x 10.2(SSOP) | 28SSOP: 80 mm2: 7.8 x 10.2(SSOP) | 28SSOP: 80 mm2: 7.8 x 10.2(SSOP) | 28SSOP: 80 mm2: 7.8 x 10.2(SSOP) |
Rating | Catalog | Catalog | Catalog | Catalog |
VCC, В | 3.3 | 3.3 | 3.3 | 3.3 |
t(phase error), ps | 500 | 500 | 500 | 500 |
tsk(o), ps | 500 | 500 | 500 | 500 |
Экологический статус
CDC536DB | CDC536DBG4 | CDC536DBR | CDC536DBRG4 | |
---|---|---|---|---|
RoHS | Совместим | Совместим | Совместим | Совместим |
Application Notes
- Application and Design Considerations for CDC5xx Phase-Lock Loop Clock DriversPDF, 101 Кб, Файл опубликован: 1 апр 1996
Today?s high-speed system designs require stringent propagation and skew parameters to maintain desired system performance. TI developed the CDC5XX platform of PLL clock drivers to meet the need for high-performance clock system components. This document describes the features and functions of the CDC5XX and discusses design considerations and configurations for the CDC586, CDC582, and CDC2582 clo
Модельный ряд
Серия: CDC536 (4)
Классификация производителя
- Semiconductors> Clock and Timing> Clock Buffers> Zero Delay Buffers