Datasheet Texas Instruments CDCE62005 — Даташит

ПроизводительTexas Instruments
СерияCDCE62005
Datasheet Texas Instruments CDCE62005

5/10 выходов тактового генератора/очистителя джиттера со встроенным двойным ГУН

Datasheets

CDCE62005 3:5 Clock Generator, Jitter Cleaner with Integrated Dual VCOs datasheet
PDF, 2.9 Мб, Версия: G, Файл опубликован: 23 май 2016
Выписка из документа
ХРОНИКИ РОСТА: причины увеличения доли китайских полупроводниковых компонентов

Статус

CDCE62005RGZRCDCE62005RGZT
Статус продуктаВ производствеВ производстве
Доступность образцов у производителяНетДа

Корпус / Упаковка / Маркировка

CDCE62005RGZRCDCE62005RGZT
N12
Pin4848
Package TypeRGZRGZ
Industry STD TermVQFNVQFN
JEDEC CodeS-PQFP-NS-PQFP-N
Package QTY2500250
CarrierLARGE T&RSMALL T&R
Маркировка6200562005
Width (мм)77
Length (мм)77
Thickness (мм).9.9
Pitch (мм).5.5
Max Height (мм)11
Mechanical DataСкачатьСкачать

Параметры

Parameters / ModelsCDCE62005RGZR
CDCE62005RGZR
CDCE62005RGZT
CDCE62005RGZT
Input LevelLVPECL, LVDS, LVCMOSLVPECL, LVDS, LVCMOS
Количество выходов55
Рабочий диапазон температур, Cот -40 до 85от -40 до 85
Output Frequency(Max), МГц11751175
Output Frequency(Min), МГц4.254.25
Output LevelLVPECL, LVDS, LVCMOSLVPECL, LVDS, LVCMOS
Package GroupVQFNVQFN
Package Size: mm2:W x L, PKG48VQFN: 49 mm2: 7 x 7(VQFN)48VQFN: 49 mm2: 7 x 7(VQFN)
ProgrammabilityEEPROM, SPIEEPROM, SPI
Special FeaturesDesign Tool AvailableDesign Tool Available
VCC Core, В3.33.3
VCC Out, В3.33.3

Экологический статус

CDCE62005RGZRCDCE62005RGZT
RoHSСовместимСовместим

Application Notes

  • CDCE62005 Application Report
    PDF, 296 Кб, Файл опубликован: 21 ноя 2008
  • LAN & WAN clock generation and muxing using the CDCE62005
    PDF, 2.9 Мб, Файл опубликован: 19 ноя 2008
  • CDCE62005 Phase Noise and Jitter Cleaning Performance
    PDF, 2.5 Мб, Файл опубликован: 5 сен 2008
    This application report presents phase noise data taken on the Texas Instruments' CDCE62005 jitter cleaner and synchronizer PLL. The phase noise performance of the CDCE62005 depends both on the phase noise of the reference clock and the CDCE62005 itself. This application report shows the phase noise performance at the most popular CDMA frequencies and helps the user to choose the right clocking so
  • Phase Noise Performance and Loop Bandwidth Optimization of CDCE62005
    PDF, 556 Кб, Файл опубликован: 11 авг 2011
  • Clocking Design Guidelines: Unused Pins
    PDF, 158 Кб, Файл опубликован: 19 ноя 2015
  • Effects of Clock Spur on High Speed DAC Performance (Rev. A)
    PDF, 828 Кб, Версия: A, Файл опубликован: 18 май 2015
  • Effects of Clock Noise on High Speed DAC Performance
    PDF, 674 Кб, Файл опубликован: 8 ноя 2012
  • CDCE62005 as Clock Solution for High-Speed ADCs
    PDF, 805 Кб, Файл опубликован: 4 сен 2008
    TI has introduced a family of devices well-suited to meet the demands for high-speed ADC devices such as the ADS5527 which is capable of sampling up to 210 MSPS. To realize the full potential of these high-performance products it is imperative to provide a low phase noise clock source. The CDCE62005 clock synthesizer chip offers a real-world clocking solution to meet these stringent requirements

Модельный ряд

Серия: CDCE62005 (2)

Классификация производителя

  • Semiconductors> Clock and Timing> Clock Generators> Low Jitter <1psec RMS

На английском языке: Datasheet Texas Instruments CDCE62005

ТМ Электроникс. Электронные компоненты и приборы. Скидки, кэшбэк и бесплатная доставка