Datasheet Texas Instruments CDCE72010 — Даташит
Производитель | Texas Instruments |
Серия | CDCE72010 |

Синхронизатор тактовых импульсов с низким уровнем джиттера и очиститель джиттера на 10 выходов
Datasheets
Ten Output High Performance Clock Synchronizer, Jitter Cleaner &Clock Distrib datasheet
PDF, 1.8 Мб, Версия: C, Файл опубликован: 31 янв 2012
Выписка из документа
Цены
![]() 26 предложений от 22 поставщиков Тактовый синтезатор/устройство подавления колебаний 10 Out Lo Jitter Clock Synch | |||
CDCE72010RGCR Texas Instruments | от 2 175 ₽ | ||
CDCE72010RGCR Texas Instruments | от 2 252 ₽ | ||
CDCE72010RGC Texas Instruments | 2 570 ₽ | ||
CDCE72010RGCR Texas Instruments | по запросу |
Статус
CDCE72010RGCR | CDCE72010RGCRG4 | CDCE72010RGCT | CDCE72010RGCTG4 | |
---|---|---|---|---|
Статус продукта | В производстве | В производстве | В производстве | В производстве |
Доступность образцов у производителя | Да | Да | Нет | Нет |
Корпус / Упаковка / Маркировка
CDCE72010RGCR | CDCE72010RGCRG4 | CDCE72010RGCT | CDCE72010RGCTG4 | |
---|---|---|---|---|
N | 1 | 2 | 3 | 4 |
Pin | 64 | 64 | 64 | 64 |
Package Type | RGC | RGC | RGC | RGC |
Industry STD Term | VQFN | VQFN | VQFN | VQFN |
JEDEC Code | S-PQFP-N | S-PQFP-N | S-PQFP-N | S-PQFP-N |
Package QTY | 2000 | 2000 | 250 | 250 |
Carrier | LARGE T&R | LARGE T&R | SMALL T&R | SMALL T&R |
Маркировка | CDCE72010 | CDCE72010 | CDCE72010 | CDCE72010 |
Width (мм) | 9 | 9 | 9 | 9 |
Length (мм) | 9 | 9 | 9 | 9 |
Thickness (мм) | .88 | .88 | .88 | .88 |
Pitch (мм) | .5 | .5 | .5 | .5 |
Max Height (мм) | 1 | 1 | 1 | 1 |
Mechanical Data | Скачать | Скачать | Скачать | Скачать |
Параметры
Parameters / Models | CDCE72010RGCR![]() | CDCE72010RGCRG4![]() | CDCE72010RGCT![]() | CDCE72010RGCTG4![]() |
---|---|---|---|---|
Divider Ratio | 1 to 80 | 1 to 80 | 1 to 80 | 1 to 80 |
Input Level | LVCMOS,LVDS,LVPECL | LVCMOS,LVDS,LVPECL | LVCMOS,LVDS,LVPECL | LVCMOS,LVDS,LVPECL |
Количество входов | 2 | 2 | 2 | 2 |
Количество выходов | 10 | 10 | 10 | 10 |
Рабочий диапазон температур, C | от -40 до 85 | от -40 до 85 | от -40 до 85 | от -40 до 85 |
Output Frequency(Max), МГц | 1500 | 1500 | 1500 | 1500 |
Output Frequency(Min), МГц | 0.001 | 0.001 | 0.001 | 0.001 |
Output Level | LVCMOS,LVDS,LVPECL | LVCMOS,LVDS,LVPECL | LVCMOS,LVDS,LVPECL | LVCMOS,LVDS,LVPECL |
Package Group | VQFN | VQFN | VQFN | VQFN |
Package Size: mm2:W x L, PKG | 64VQFN: 81 mm2: 9 x 9(VQFN) | 64VQFN: 81 mm2: 9 x 9(VQFN) | 64VQFN: 81 mm2: 9 x 9(VQFN) | 64VQFN: 81 mm2: 9 x 9(VQFN) |
Rating | Catalog | Catalog | Catalog | Catalog |
Special Features | Integrated EEPROM,Programmable Phase Offset | Integrated EEPROM,Programmable Phase Offset | Integrated EEPROM,Programmable Phase Offset | Integrated EEPROM,Programmable Phase Offset |
Supply Voltage(Max), В | 3.6 | 3.6 | 3.6 | 3.6 |
Supply Voltage(Min), В | 3 | 3 | 3 | 3 |
Экологический статус
CDCE72010RGCR | CDCE72010RGCRG4 | CDCE72010RGCT | CDCE72010RGCTG4 | |
---|---|---|---|---|
RoHS | Совместим | Совместим | Совместим | Совместим |
Application Notes
- Using the CDCE72010 as a Frequency SynthesizerPDF, 1.1 Мб, Файл опубликован: 31 май 2008
This application report is a general guide for using the CDCE72010 as a frequency synthesizer. This document explains the methods to work with the phase-locked loop (PLL) of the CDCE72010 to achieve multiple outputfrequencies from any input frequency. It also describes the basic functionality and methods for using the device efficiently. Furthermore, it describes the clock terminationmethod, d - Clock jitter analyzed in the time domain, Part 2PDF, 588 Кб, Файл опубликован: 15 ноя 2010
- Impact of sampling-clock spurs on ADC performancePDF, 1.2 Мб, Файл опубликован: 14 июл 2009
- Clock jitter analyzed in the time domain, Part 3PDF, 627 Кб, Файл опубликован: 16 сен 2011
- 4Q 2010 Issue Analog Applications JournalPDF, 1.3 Мб, Файл опубликован: 15 ноя 2010
- Q3 2009 Issue Analog Applications JournalPDF, 2.1 Мб, Файл опубликован: 14 июл 2009
- 3Q 2011 Issue Analog Applications JournalPDF, 1.4 Мб, Файл опубликован: 16 сен 2011
- Журнал РїРѕ применению аналоговых компонентов 3Q 2011PDF, 3.9 Мб, Файл опубликован: 1 сен 2011
- Phase Noise Performance and Jitter Cleaning Ability of CDCE72010PDF, 2.3 Мб, Файл опубликован: 2 июн 2008
This application report presents phase noise data taken on the CDCE72010 jitter cleaner and synchronizer PLL device. The phase noise performance of the CDCE72010 depends on the phase noise of the reference clock VCXO clock and the CDCE72010 itself. This application report shows the phase noise performance at several of the most popular CDMA frequencies. This data helps the user to choose the rig - CDCE72010 as a Clocking Solution for High-Speed Analog-to-Digital ConvertersPDF, 424 Кб, Файл опубликован: 8 июн 2008
Texas Instruments has recently introduced a family of devices suitable to meet the demands of high-speed high-IF sampling analog-to-digital converters (ADCs) such as the ADS5483 which is capable of sampling up to 135 MSPS. To realize the full potential of these high-performance devices the system must provide an extremely low phase noise clock source. The CDCE72010 clock synthesizer chip offers
Модельный ряд
Серия: CDCE72010 (4)
Классификация производителя
- Semiconductors> Clock and Timing> Clock Jitter Cleaners> Single-Loop PLL