ЭФО предлагает со своего склада новую серию преобразователей интерфейсов USB UART компании FTDI FT232RNL-REEL

Datasheet Texas Instruments CDCE72010 — Даташит

ПроизводительTexas Instruments
СерияCDCE72010
Datasheet Texas Instruments CDCE72010

Синхронизатор тактовых импульсов с низким уровнем джиттера и очиститель джиттера на 10 выходов

Datasheets

Ten Output High Performance Clock Synchronizer, Jitter Cleaner &Clock Distrib datasheet
PDF, 1.8 Мб, Версия: C, Файл опубликован: 31 янв 2012
Выписка из документа

Цены

23 предложений от 19 поставщиков
Тактовый синтезатор/устройство подавления колебаний 10 Out Lo Jitter Clock Synch
Akcel
Весь мир
CDCE72010RGCR
Texas Instruments
от 137 ₽
EIS Components
Весь мир
CDCE72010RGCRG4
Texas Instruments
739 ₽
ЗУМ-СМД
Россия
CDCE72010RGCR
Texas Instruments
по запросу
CDCE72010EVM
Texas Instruments
по запросу
Выбираем схему BMS для заряда литий-железофосфатных (LiFePO4) аккумуляторов

Статус

CDCE72010RGCRCDCE72010RGCRG4CDCE72010RGCTCDCE72010RGCTG4
Статус продуктаВ производствеВ производствеВ производствеВ производстве
Доступность образцов у производителяДаДаНетНет

Корпус / Упаковка / Маркировка

CDCE72010RGCRCDCE72010RGCRG4CDCE72010RGCTCDCE72010RGCTG4
N1234
Pin64646464
Package TypeRGCRGCRGCRGC
Industry STD TermVQFNVQFNVQFNVQFN
JEDEC CodeS-PQFP-NS-PQFP-NS-PQFP-NS-PQFP-N
Package QTY20002000250250
CarrierLARGE T&RLARGE T&RSMALL T&RSMALL T&R
МаркировкаCDCE72010CDCE72010CDCE72010CDCE72010
Width (мм)9999
Length (мм)9999
Thickness (мм).88.88.88.88
Pitch (мм).5.5.5.5
Max Height (мм)1111
Mechanical DataСкачатьСкачатьСкачатьСкачать

Параметры

Parameters / ModelsCDCE72010RGCR
CDCE72010RGCR
CDCE72010RGCRG4
CDCE72010RGCRG4
CDCE72010RGCT
CDCE72010RGCT
CDCE72010RGCTG4
CDCE72010RGCTG4
Divider Ratio1 to 801 to 801 to 801 to 80
Input LevelLVCMOS,LVDS,LVPECLLVCMOS,LVDS,LVPECLLVCMOS,LVDS,LVPECLLVCMOS,LVDS,LVPECL
Количество входов2222
Количество выходов10101010
Рабочий диапазон температур, Cот -40 до 85от -40 до 85от -40 до 85от -40 до 85
Output Frequency(Max), МГц1500150015001500
Output Frequency(Min), МГц0.0010.0010.0010.001
Output LevelLVCMOS,LVDS,LVPECLLVCMOS,LVDS,LVPECLLVCMOS,LVDS,LVPECLLVCMOS,LVDS,LVPECL
Package GroupVQFNVQFNVQFNVQFN
Package Size: mm2:W x L, PKG64VQFN: 81 mm2: 9 x 9(VQFN)64VQFN: 81 mm2: 9 x 9(VQFN)64VQFN: 81 mm2: 9 x 9(VQFN)64VQFN: 81 mm2: 9 x 9(VQFN)
RatingCatalogCatalogCatalogCatalog
Special FeaturesIntegrated EEPROM,Programmable Phase OffsetIntegrated EEPROM,Programmable Phase OffsetIntegrated EEPROM,Programmable Phase OffsetIntegrated EEPROM,Programmable Phase Offset
Supply Voltage(Max), В3.63.63.63.6
Supply Voltage(Min), В3333

Экологический статус

CDCE72010RGCRCDCE72010RGCRG4CDCE72010RGCTCDCE72010RGCTG4
RoHSСовместимСовместимСовместимСовместим

Application Notes

  • Using the CDCE72010 as a Frequency Synthesizer
    PDF, 1.1 Мб, Файл опубликован: 31 май 2008
    This application report is a general guide for using the CDCE72010 as a frequency synthesizer. This document explains the methods to work with the phase-locked loop (PLL) of the CDCE72010 to achieve multiple outputfrequencies from any input frequency. It also describes the basic functionality and methods for using the device efficiently. Furthermore, it describes the clock terminationmethod, d
  • Clock jitter analyzed in the time domain, Part 2
    PDF, 588 Кб, Файл опубликован: 15 ноя 2010
  • Impact of sampling-clock spurs on ADC performance
    PDF, 1.2 Мб, Файл опубликован: 14 июл 2009
  • Clock jitter analyzed in the time domain, Part 3
    PDF, 627 Кб, Файл опубликован: 16 сен 2011
  • 4Q 2010 Issue Analog Applications Journal
    PDF, 1.3 Мб, Файл опубликован: 15 ноя 2010
  • Q3 2009 Issue Analog Applications Journal
    PDF, 2.1 Мб, Файл опубликован: 14 июл 2009
  • 3Q 2011 Issue Analog Applications Journal
    PDF, 1.4 Мб, Файл опубликован: 16 сен 2011
  • Журнал РїРѕ применению аналоговых компонентов 3Q 2011
    PDF, 3.9 Мб, Файл опубликован: 1 сен 2011
  • Phase Noise Performance and Jitter Cleaning Ability of CDCE72010
    PDF, 2.3 Мб, Файл опубликован: 2 июн 2008
    This application report presents phase noise data taken on the CDCE72010 jitter cleaner and synchronizer PLL device. The phase noise performance of the CDCE72010 depends on the phase noise of the reference clock VCXO clock and the CDCE72010 itself. This application report shows the phase noise performance at several of the most popular CDMA frequencies. This data helps the user to choose the rig
  • CDCE72010 as a Clocking Solution for High-Speed Analog-to-Digital Converters
    PDF, 424 Кб, Файл опубликован: 8 июн 2008
    Texas Instruments has recently introduced a family of devices suitable to meet the demands of high-speed high-IF sampling analog-to-digital converters (ADCs) such as the ADS5483 which is capable of sampling up to 135 MSPS. To realize the full potential of these high-performance devices the system must provide an extremely low phase noise clock source. The CDCE72010 clock synthesizer chip offers

Модельный ряд

Классификация производителя

  • Semiconductors> Clock and Timing> Clock Jitter Cleaners> Single-Loop PLL

На английском языке: Datasheet Texas Instruments CDCE72010

Электронные компоненты. Бесплатная доставка по России