Реле Tianbo - ресурс 10 млн переключений

Datasheet Texas Instruments CDCE937 — Даташит

ПроизводительTexas Instruments
СерияCDCE937
Datasheet Texas Instruments CDCE937

Программируемый синтезатор тактовых импульсов VCXO с 3 схемами ФАПЧ и выходами LVCMOS 2,5 В или 3,3 В.

Datasheets

CDCEx937 Flexible Low Power LVCMOS Clock Generator With SSC Support For EMI Reduction datasheet
PDF, 1.2 Мб, Версия: G, Файл опубликован: 10 окт 2016
Выписка из документа

Цены

29 предложений от 22 поставщиков
Системы фазовой автоматической подстройки частоты (ФАПЧ) Progr 3-PLL VCXO Clock Synthesizer
EIS Components
Весь мир
CDCE937PWRG4
Texas Instruments
173 ₽
ЧипСити
Россия
CDCE937QPWRQ1
Texas Instruments
183 ₽
CDCE937PW
Texas Instruments
187 ₽
Кремний
Россия и страны СНГ
CDCE937PW
по запросу
Электромеханические реле Hongfa – надежность и качество 19 января 2023

Статус

CDCE937PWCDCE937PWG4CDCE937PWRCDCE937PWRG4HPA00406PWR
Статус продуктаВ производствеВ производствеВ производствеВ производствеВ производстве
Доступность образцов у производителяДаДаНетНетНет

Корпус / Упаковка / Маркировка

CDCE937PWCDCE937PWG4CDCE937PWRCDCE937PWRG4HPA00406PWR
N12345
Pin2020202020
Package TypePWPWPWPWPW
Industry STD TermTSSOPTSSOPTSSOPTSSOPTSSOP
JEDEC CodeR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-G
Package QTY7070200020002000
CarrierTUBETUBELARGE T&RLARGE T&RLARGE T&R
МаркировкаCDCE937CDCE937CDCE937CDCE937CDCE937
Width (мм)4.44.44.44.44.4
Length (мм)6.56.56.56.56.5
Thickness (мм)11111
Pitch (мм).65.65.65.65.65
Max Height (мм)1.21.21.21.21.2
Mechanical DataСкачатьСкачатьСкачатьСкачатьСкачать

Параметры

Parameters / ModelsCDCE937PW
CDCE937PW
CDCE937PWG4
CDCE937PWG4
CDCE937PWR
CDCE937PWR
CDCE937PWRG4
CDCE937PWRG4
HPA00406PWR
HPA00406PWR
Divider RatioUniversalUniversalUniversalUniversalUniversal
FunctionClock SynthesizerClock SynthesizerClock SynthesizerClock SynthesizerClock Synthesizer
Input LevelCrystal,LVCMOSCrystal,LVCMOSCrystal,LVCMOSCrystal,LVCMOSCrystal,LVCMOS
Jitter-Peak to Peak(P-P) or Cycle to Cycle, C-C60 ps60 ps60 ps60 ps60 ps
Количество выходов77777
Рабочий диапазон температур, Cот -40 до 85от -40 до 85от -40 до 85от -40 до 85от -40 до 85
Output Frequency(Max), МГц230230230230230
Output LevelLVCMOSLVCMOSLVCMOSLVCMOSLVCMOS
Output Skew, ps150150150150150
Package GroupTSSOPTSSOPTSSOPTSSOPTSSOP
Package Size: mm2:W x L, PKG20TSSOP: 42 mm2: 6.4 x 6.5(TSSOP)20TSSOP: 42 mm2: 6.4 x 6.5(TSSOP)20TSSOP: 42 mm2: 6.4 x 6.5(TSSOP)20TSSOP: 42 mm2: 6.4 x 6.5(TSSOP)20TSSOP: 42 mm2: 6.4 x 6.5(TSSOP)
ProgrammabilityEEPROMEEPROMEEPROMEEPROMEEPROM
RatingCatalogCatalogCatalogCatalogCatalog
Special FeaturesIntegrated EEPROM,Multiplier/Divider,Spread Spectrum Clocking (SSC)Integrated EEPROM,Multiplier/Divider,Spread Spectrum Clocking (SSC)Integrated EEPROM,Multiplier/Divider,Spread Spectrum Clocking (SSC)Integrated EEPROM,Multiplier/Divider,Spread Spectrum Clocking (SSC)Integrated EEPROM,Multiplier/Divider,Spread Spectrum Clocking (SSC)
VCC, В1.81.81.81.81.8
VCC Core, В1.81.81.81.81.8
VCC Out, В2.5,3.32.5,3.32.5,3.32.5,3.32.5,3.3

Экологический статус

CDCE937PWCDCE937PWG4CDCE937PWRCDCE937PWRG4HPA00406PWR
RoHSСовместимСовместимСовместимСовместимСовместим

Application Notes

  • General I2C / EEPROM usage for the CDCE(L)9xx family
    PDF, 40 Кб, Файл опубликован: 26 янв 2010
  • VCXO Application Guideline for CDCE(L)9xx Family (Rev. A)
    PDF, 107 Кб, Версия: A, Файл опубликован: 23 апр 2012
  • Practical consideration on choosing a crystal for CDCE(L)9xx family
    PDF, 60 Кб, Файл опубликован: 24 мар 2008
  • Usage of I2C for CDCE(L)949, CDCE(L)937, CDCE(L)925, CDCE(L)913
    PDF, 297 Кб, Файл опубликован: 23 сен 2009
    This document presents a method to smoothly change frequency by IВІCв„ў protocol on Texas Instruments CDCE(L)949, CDCE(L)937, CDCE(L)925, CDCE(L)913 Clock Synthesizers, thus avoiding unnecessary intermediate frequencies. It also includes a code example to generate the IВІC protocol for the CDCE(L)9xx with the TMS320C645x.
  • Generating Low Phase-Noise Clocks for Audio Data Converters from Low Frequency
    PDF, 860 Кб, Файл опубликован: 31 мар 2008
    Generating a high-frequency system clock Fs (128fs to 768fs) from a low-frequency sampling clock fs (10 kHz to 200 kHz) is challenging, while attempting to maintain low phase jitter. A traditional phase-lock loop (PLL) can do the frequency translation, but the added phase jitter prevents the generated system clock signal from effectively driving high-performance audio data converters. This applica
  • Troubleshooting I2C Bus Protocol
    PDF, 184 Кб, Файл опубликован: 19 окт 2009
    When using the I2Cв„ў bus protocol, the designer must ensure that the hardware complies with the I2C standard. This application report describes the I2C protocol and provides guidelines on debugging a missing acknowledgment, selecting the pullup resistors, or meeting the maximum capacitance load of an I2C bus. A conflict occurs if devices sharing the I2C bus have the same slave address. This

Модельный ряд

Классификация производителя

  • Semiconductors> Clock and Timing> Clock Generators> Spread-Spectrum Clocks

На английском языке: Datasheet Texas Instruments CDCE937

Электронные компоненты. Бесплатная доставка по России