Altinkaya: турецкие корпуса для РЭА

Datasheet Texas Instruments CDCEL913PWR — Даташит

ПроизводительTexas Instruments
СерияCDCEL913
МодельCDCEL913PWR
Datasheet Texas Instruments CDCEL913PWR

Programmable 1-PLL VCXO Clock Synthesizer with 1.8-V LVCMOS Outputs 14-TSSOP -40 to 85

Datasheets

CDCE(L)913: Flexible Low Power LVCMOS Clock Generator With SSC Support for EMI Reduction datasheet
PDF, 1.8 Мб, Версия: G, Файл опубликован: 27 окт 2016
Выписка из документа

Цены

19 предложений от 12 поставщиков
Clock Synthesizer / Jitter Cleaner Programmable 1-PLL VCXO Clock Synth
ЧипСити
Россия
CDCEL913PWR
Texas Instruments
118 ₽
EIS Components
Весь мир
CDCEL913PWR
Texas Instruments
136 ₽
Akcel
Весь мир
CDCEL913PWR
Texas Instruments
от 291 ₽
Acme Chip
Весь мир
CDCEL913PWR
Texas Instruments
по запросу
Выбираем схему BMS для заряда литий-железофосфатных (LiFePO4) аккумуляторов

Статус

Статус продуктаВ производстве (Рекомендуется для новых разработок)
Доступность образцов у производителяНет

Корпус / Упаковка / Маркировка

Pin14
Package TypePW
Industry STD TermTSSOP
JEDEC CodeR-PDSO-G
Package QTY2000
CarrierLARGE T&R
МаркировкаCKEL913
Width (мм)4.4
Length (мм)5
Thickness (мм)1
Pitch (мм).65
Max Height (мм)1.2
Mechanical DataСкачать

Параметры

Divider RatioUniversal
FunctionClock Synthesizer
Input LevelCrystal,LVCMOS
Jitter-Peak to Peak(P-P) or Cycle to Cycle60 ps C-C
Количество выходов3
Рабочий диапазон температурот -40 до 85 C
Output Frequency(Max)230 МГц
Output LevelLVCMOS
Output Skew150 ps
Package GroupTSSOP
Package Size: mm2:W x L14TSSOP: 32 mm2: 6.4 x 5(TSSOP) PKG
ProgrammabilityEEPROM
RatingCatalog
Special FeaturesIntegrated EEPROM,Multiplier/Divider,Spread Spectrum Clocking (SSC)
VCC1.8 В
VCC Core1.8 В
VCC Out1.8 В

Экологический статус

RoHSСовместим

Комплекты разработчика и оценочные наборы

  • Evaluation Modules & Boards: SN65DSI83EVM
    SN65DSI83 MIPIВ® DSI to FlatLinkВ™ LVDS Bridge Evaluation Module
    Статус продукта: В производстве (Рекомендуется для новых разработок)
  • Evaluation Modules & Boards: CDCEL913PERF-EVM
    CDCEL913 Performance Evaluation Module
    Статус продукта: В производстве (Рекомендуется для новых разработок)
  • Evaluation Modules & Boards: CDCE913PERF-EVM
    CDCE913 Performance Evaluation Module
    Статус продукта: В производстве (Рекомендуется для новых разработок)
  • Evaluation Modules & Boards: CDCEL9XXPROGEVM
    CDCE(L)949 Family EEPROM Programming Board
    Статус продукта: В производстве (Рекомендуется для новых разработок)
  • Evaluation Modules & Boards: SN65DSI83Q1-EVM
    MIPIВ® DSI to FlatLinkВ™ LVDS Bridge Evaluation Module
    Статус продукта: В производстве (Рекомендуется для новых разработок)
  • Evaluation Modules & Boards: SN65DSI85Q1-EVM
    Dual-Channel MIPIВ® DSI to Dual-Link FlatLinkВ™ LVDS Bridge Evaluation Module
    Статус продукта: В производстве (Рекомендуется для новых разработок)
  • Evaluation Modules & Boards: SN65DSI85EVM
    SN65DSI85 Dual-Channel MIPIВ® DSI to Dual-Link FlatLinkВ™ LVDS Bridge Evaluation Module
    Статус продукта: В производстве (Рекомендуется для новых разработок)

Application Notes

  • Clocking Recommendations for DM6446 Digital Video EVM with Sngle PLL (Rev. A)
    PDF, 94 Кб, Версия: A, Файл опубликован: 8 авг 2007
    The DM6446 (DaVinciв„ў) Digital Video Evaluation Module (EVM) requires a number of clock frequencies to run the system properly. The current clocking proposal of this EVM consists of a VCXO chip PI6CX100-27W, a PLL chip PLL1705, several voltage level translators, and a few oscillators or crystals. This application report discusses an optimized clocking proposal with Texas Instruments new clock driv
  • VCXO Application Guideline for CDCE(L)9xx Family (Rev. A)
    PDF, 107 Кб, Версия: A, Файл опубликован: 23 апр 2012
  • Practical consideration on choosing a crystal for CDCE(L)9xx family
    PDF, 60 Кб, Файл опубликован: 24 мар 2008
  • Usage of I2C for CDCE(L)949, CDCE(L)937, CDCE(L)925, CDCE(L)913
    PDF, 297 Кб, Файл опубликован: 23 сен 2009
    This document presents a method to smoothly change frequency by IВІCв„ў protocol on Texas Instruments CDCE(L)949, CDCE(L)937, CDCE(L)925, CDCE(L)913 Clock Synthesizers, thus avoiding unnecessary intermediate frequencies. It also includes a code example to generate the IВІC protocol for the CDCE(L)9xx with the TMS320C645x.
  • Generating Low Phase-Noise Clocks for Audio Data Converters from Low Frequency
    PDF, 860 Кб, Файл опубликован: 31 мар 2008
    Generating a high-frequency system clock Fs (128fs to 768fs) from a low-frequency sampling clock fs (10 kHz to 200 kHz) is challenging, while attempting to maintain low phase jitter. A traditional phase-lock loop (PLL) can do the frequency translation, but the added phase jitter prevents the generated system clock signal from effectively driving high-performance audio data converters. This applica
  • Troubleshooting I2C Bus Protocol
    PDF, 184 Кб, Файл опубликован: 19 окт 2009
    When using the I2Cв„ў bus protocol, the designer must ensure that the hardware complies with the I2C standard. This application report describes the I2C protocol and provides guidelines on debugging a missing acknowledgment, selecting the pullup resistors, or meeting the maximum capacitance load of an I2C bus. A conflict occurs if devices sharing the I2C bus have the same slave address. This

Модельный ряд

Серия: CDCEL913 (4)

Классификация производителя

  • Semiconductors > Clock and Timing > Clock Generators > Spread-Spectrum Clocks

На английском языке: Datasheet Texas Instruments CDCEL913PWR

Электронные компоненты. Бесплатная доставка по России