Datasheet Texas Instruments CDCF5801A — Даташит
Производитель | Texas Instruments |
Серия | CDCF5801A |

Умножитель/делитель на основе ФАПЧ с низким джиттером и программируемыми линиями задержки до менее 10 пс
Datasheets
Clock Multiplier With Delay Control and Phase Alignment datasheet
PDF, 603 Кб, Файл опубликован: 15 мар 2006
Выписка из документа
Цены
CDCF5801A | по запросу |
Статус
CDCF5801ADBQ | CDCF5801ADBQG4 | CDCF5801ADBQR | CDCF5801ADBQRG4 | |
---|---|---|---|---|
Статус продукта | В производстве | В производстве | В производстве | В производстве |
Доступность образцов у производителя | Да | Да | Да | Да |
Корпус / Упаковка / Маркировка
CDCF5801ADBQ | CDCF5801ADBQG4 | CDCF5801ADBQR | CDCF5801ADBQRG4 | |
---|---|---|---|---|
N | 1 | 2 | 3 | 4 |
Pin | 24 | 24 | 24 | 24 |
Package Type | DBQ | DBQ | DBQ | DBQ |
Industry STD Term | SSOP | SSOP | SSOP | SSOP |
JEDEC Code | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G |
Package QTY | 50 | 50 | 2500 | 2500 |
Carrier | TUBE | TUBE | LARGE T&R | LARGE T&R |
Маркировка | CDCF5801A | CDCF5801A | CDCF5801A | CDCF5801A |
Width (мм) | 3.9 | 3.9 | 3.9 | 3.9 |
Length (мм) | 8.65 | 8.65 | 8.65 | 8.65 |
Thickness (мм) | 1.5 | 1.5 | 1.5 | 1.5 |
Pitch (мм) | .64 | .64 | .64 | .64 |
Max Height (мм) | 1.75 | 1.75 | 1.75 | 1.75 |
Mechanical Data | Скачать | Скачать | Скачать | Скачать |
Параметры
Parameters / Models | CDCF5801ADBQ![]() | CDCF5801ADBQG4![]() | CDCF5801ADBQR![]() | CDCF5801ADBQRG4![]() |
---|---|---|---|---|
Input Level | HSTL,LVPECL,LVTTL | HSTL,LVPECL,LVTTL | HSTL,LVPECL,LVTTL | HSTL,LVPECL,LVTTL |
Количество выходов | 1 | 1 | 1 | 1 |
Рабочий диапазон температур, C | от -40 до 85 | от -40 до 85 | от -40 до 85 | от -40 до 85 |
Output Frequency(Max), МГц | 280 | 280 | 280 | 280 |
Output Level | LVDS,LVPECL,LVTTL | LVDS,LVPECL,LVTTL | LVDS,LVPECL,LVTTL | LVDS,LVPECL,LVTTL |
Package Group | SSOP | SSOP | SSOP | SSOP |
Package Size: mm2:W x L, PKG | 24SSOP: 52 mm2: 6 x 8.65(SSOP) | 24SSOP: 52 mm2: 6 x 8.65(SSOP) | 24SSOP: 52 mm2: 6 x 8.65(SSOP) | 24SSOP: 52 mm2: 6 x 8.65(SSOP) |
Programmability | Pin configuration | Pin configuration | Pin configuration | Pin configuration |
Special Features | Spread Spectrum Clocking (SSC),3.3V Vcc/Vdd | Spread Spectrum Clocking (SSC),3.3V Vcc/Vdd | Spread Spectrum Clocking (SSC),3.3V Vcc/Vdd | Spread Spectrum Clocking (SSC),3.3V Vcc/Vdd |
VCC Core, В | 3.3 | 3.3 | 3.3 | 3.3 |
VCC Out, В | 3.3 | 3.3 | 3.3 | 3.3 |
Экологический статус
CDCF5801ADBQ | CDCF5801ADBQG4 | CDCF5801ADBQR | CDCF5801ADBQRG4 | |
---|---|---|---|---|
RoHS | Совместим | Совместим | Совместим | Совместим |
Application Notes
- A General Guideline: How to Use the CDCF5801A for Phase Alignment/Adjustment (Rev. B)PDF, 129 Кб, Версия: B, Файл опубликован: 21 окт 2005
Unlike regular PLLs, the CDCF5801 has an extra phase aligner. Using this extra phase aligner, the CDCF5801 can align two different clock phases, even with differentfrequencies. Examples of where phase alignment may be useful include:В· Applications where two clock buffers' outputs need to be alignedВ· Applications that require data synchronization with SERDESВ· Applications that require stati - Using Configurable Active Delay Elements in CDCF5801A Feedback LoopPDF, 43 Кб, Файл опубликован: 15 сен 2004
Using Configurable Active Delay Elements in CDCF5801 Feedback Loop
Модельный ряд
Серия: CDCF5801A (4)
Классификация производителя
- Semiconductors> Clock and Timing> Clock Generators> General Purpose