Datasheet Texas Instruments CDCLVP110 — Даташит
Производитель | Texas Instruments |
Серия | CDCLVP110 |

1:10 Драйвер часов из LVPECL/HSTL в LVPECL
Datasheets
Low-Voltage 1:10 LVPECL/HSTL With Selectable Input Clock Driver datasheet
PDF, 653 Кб, Версия: D, Файл опубликован: 11 янв 2011
Выписка из документа
Цены
![]() 27 предложений от 21 поставщиков Микросхема Тактовый амортизатор, драйвер, схема фазовой автоподстройки, Clock Multiplexer 10Out 2IN 1:10 32Pin LQFP T/R | |||
CDCLVP110VF Texas Instruments | 1 537 ₽ | ||
CDCLVP110VF Texas Instruments | по запросу | ||
CDCLVP110VFG4 Texas Instruments | по запросу | ||
CDCLVP110VFRG4 Texas Instruments | по запросу |
Статус
CDCLVP110MVFR | CDCLVP110MVFRG4 | CDCLVP110VF | CDCLVP110VFG4 | CDCLVP110VFR | CDCLVP110VFRG4 | |
---|---|---|---|---|---|---|
Статус продукта | В производстве | В производстве | В производстве | В производстве | В производстве | В производстве |
Доступность образцов у производителя | Нет | Нет | Да | Нет | Нет | Да |
Корпус / Упаковка / Маркировка
CDCLVP110MVFR | CDCLVP110MVFRG4 | CDCLVP110VF | CDCLVP110VFG4 | CDCLVP110VFR | CDCLVP110VFRG4 | |
---|---|---|---|---|---|---|
N | 1 | 2 | 3 | 4 | 5 | 6 |
Pin | 32 | 32 | 32 | 32 | 32 | 32 |
Package Type | VF | VF | VF | VF | VF | VF |
Industry STD Term | LQFP | LQFP | LQFP | LQFP | LQFP | LQFP |
JEDEC Code | S-PQFP-G | S-PQFP-G | S-PQFP-G | S-PQFP-G | S-PQFP-G | S-PQFP-G |
Package QTY | 1000 | 1000 | 250 | 250 | 1000 | 1000 |
Carrier | LARGE T&R | LARGE T&R | JEDEC TRAY (10+1) | JEDEC TRAY (10+1) | LARGE T&R | LARGE T&R |
Маркировка | CDCLVP110 | CDCLVP110 | CDCLVP110 | CDCLVP110 | CDCLVP110 | CDCLVP110 |
Width (мм) | 7 | 7 | 7 | 7 | 7 | 7 |
Length (мм) | 7 | 7 | 7 | 7 | 7 | 7 |
Thickness (мм) | 1.4 | 1.4 | 1.4 | 1.4 | 1.4 | 1.4 |
Pitch (мм) | .8 | .8 | .8 | .8 | .8 | .8 |
Max Height (мм) | 1.6 | 1.6 | 1.6 | 1.6 | 1.6 | 1.6 |
Mechanical Data | Скачать | Скачать | Скачать | Скачать | Скачать | Скачать |
Параметры
Parameters / Models | CDCLVP110MVFR![]() | CDCLVP110MVFRG4![]() | CDCLVP110VF![]() | CDCLVP110VFG4![]() | CDCLVP110VFR![]() | CDCLVP110VFRG4![]() |
---|---|---|---|---|---|---|
Additive RMS Jitter(Typ), fs | 300 | 300 | 300 | 300 | 300 | 300 |
Input Frequency(Max), МГц | 3500 | 3500 | 3500 | 3500 | 3500 | 3500 |
Input Level | HSTL,LVPECL | HSTL,LVPECL | HSTL,LVPECL | HSTL,LVPECL | HSTL,LVPECL | HSTL,LVPECL |
Количество выходов | 10 | 10 | 10 | 10 | 10 | 10 |
Рабочий диапазон температур, C | от -40 до 85 | от -40 до 85 | от -40 до 85 | от -40 до 85 | от -40 до 85 | от -40 до 85 |
Output Frequency(Max), МГц | 3500 | 3500 | 3500 | 3500 | 3500 | 3500 |
Output Level | LVPECL | LVPECL | LVPECL | LVPECL | LVPECL | LVPECL |
Package Group | LQFP | LQFP | LQFP | LQFP | LQFP | LQFP |
Package Size: mm2:W x L, PKG | 32LQFP: 81 mm2: 9 x 9(LQFP) | 32LQFP: 81 mm2: 9 x 9(LQFP) | 32LQFP: 81 mm2: 9 x 9(LQFP) | 32LQFP: 81 mm2: 9 x 9(LQFP) | 32LQFP: 81 mm2: 9 x 9(LQFP) | 32LQFP: 81 mm2: 9 x 9(LQFP) |
Rating | Catalog | Catalog | Catalog | Catalog | Catalog | Catalog |
VCC, В | 2.5,3.3 | 2.5,3.3 | 2.5,3.3 | 2.5,3.3 | 2.5,3.3 | 2.5,3.3 |
VCC Out, В | 2.5,3.3 | 2.5,3.3 | 2.5,3.3 | 2.5,3.3 | 2.5,3.3 | 2.5,3.3 |
Экологический статус
CDCLVP110MVFR | CDCLVP110MVFRG4 | CDCLVP110VF | CDCLVP110VFG4 | CDCLVP110VFR | CDCLVP110VFRG4 | |
---|---|---|---|---|---|---|
RoHS | Совместим | Совместим | Совместим | Совместим | Совместим | Совместим |
Application Notes
- Advantage of Using TI's Lowest Jitter Differential Clock BufferPDF, 221 Кб, Файл опубликован: 20 авг 2003
Advantage of Using TI's Lowest Jitter Differential Clock Buffer at SONET Speed 622.08 MHz - PCB Layout Guidelines for CDCLVP110PDF, 70 Кб, Файл опубликован: 12 июн 2002
This application note describes various electrical and thermal performance considerations for TI's CDCLVP110. In addition, it provides recommendations for PCB layout as well as optimizing power consumption in a real system application. Finally, it shows examples of how to estimate the worst case chip temperature. - Clocking Design Guidelines: Unused PinsPDF, 158 Кб, Файл опубликован: 19 ноя 2015
- DC-Coupling Between Differential LVPECL, LVDS, HSTL, and CMLPDF, 135 Кб, Файл опубликован: 19 фев 2003
- AC Coupling Between Differential LVPECL, LVDS, HSTL and CML (Rev. C)PDF, 417 Кб, Версия: C, Файл опубликован: 17 окт 2007
This report provides a quick reference of ac-coupling techniques for interfacing between different logic levels. The four differential signaling levels found in this reportare low-voltage positive-referenced emitter coupled logic (LVPECL), low-voltage differential signals (LVDS), high-speed transceiver logic (HSTL), and current-modelogic (CML). From these four differential signaling levels, 16
Модельный ряд
Серия: CDCLVP110 (6)
Классификация производителя
- Semiconductors> Clock and Timing> Clock Buffers> Differential