Datasheet Texas Instruments CDCV850 — Даташит
Производитель | Texas Instruments |
Серия | CDCV850 |

Дифференциальный тактовый драйвер с фазовой автоподстройкой напряжения 2,5 В и 2-линейным последовательным интерфейсом
Datasheets
2.5-V Phase Lock Loop Clock Driver With 2-Line Serial Interface datasheet
PDF, 798 Кб, Версия: D, Файл опубликован: 10 апр 2013
Выписка из документа
Цены
![]() 28 предложений от 25 поставщиков Микросхема Деталь тактового сигнала, Zero Delay PLL Clock Driver Single 60MHz to 140MHz 48Pin TSSOP Tube | |||
CDCV850IDGGR Texas Instruments | 288 ₽ | ||
CDCV850DGG Texas Instruments | 773 ₽ | ||
CDCV850DGGRG4 Texas Instruments | 1 735 ₽ | ||
CDCV850DGGR_OEM_SURPLUS Texas Instruments | по запросу |
Статус
CDCV850DGG | CDCV850DGGG4 | CDCV850DGGR | CDCV850DGGRG4 | CDCV850IDGG | CDCV850IDGGG4 | |
---|---|---|---|---|---|---|
Статус продукта | В производстве | В производстве | В производстве | В производстве | Не рекомендуется для новых разработок | Не рекомендуется для новых разработок |
Доступность образцов у производителя | Нет | Нет | Нет | Нет | Нет | Нет |
Корпус / Упаковка / Маркировка
CDCV850DGG | CDCV850DGGG4 | CDCV850DGGR | CDCV850DGGRG4 | CDCV850IDGG | CDCV850IDGGG4 | |
---|---|---|---|---|---|---|
N | 1 | 2 | 3 | 4 | 5 | 6 |
Pin | 48 | 48 | 48 | 48 | 48 | 48 |
Package Type | DGG | DGG | DGG | DGG | DGG | DGG |
Industry STD Term | TSSOP | TSSOP | TSSOP | TSSOP | TSSOP | TSSOP |
JEDEC Code | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G |
Package QTY | 40 | 40 | 2000 | 2000 | 40 | 40 |
Carrier | TUBE | TUBE | LARGE T&R | LARGE T&R | TUBE | TUBE |
Маркировка | CDCV850 | CDCV850 | CDCV850 | CDCV850 | CDCV850-I | CDCV850-I |
Width (мм) | 6.1 | 6.1 | 6.1 | 6.1 | 6.1 | 6.1 |
Length (мм) | 12.5 | 12.5 | 12.5 | 12.5 | 12.5 | 12.5 |
Thickness (мм) | 1.15 | 1.15 | 1.15 | 1.15 | 1.15 | 1.15 |
Pitch (мм) | .5 | .5 | .5 | .5 | .5 | .5 |
Max Height (мм) | 1.2 | 1.2 | 1.2 | 1.2 | 1.2 | 1.2 |
Mechanical Data | Скачать | Скачать | Скачать | Скачать | Скачать | Скачать |
Параметры
Parameters / Models | CDCV850DGG![]() | CDCV850DGGG4![]() | CDCV850DGGR![]() | CDCV850DGGRG4![]() | CDCV850IDGG![]() | CDCV850IDGGG4![]() |
---|---|---|---|---|---|---|
Absolute Jitter (Peak-to-Peak Cycle or Period Jitter), ps | 30 | 30 | 30 | 30 | 30 | 30 |
Количество выходов | 10 | 10 | 10 | 10 | 10 | 10 |
Operating Frequency Range(Max), МГц | 140 | 140 | 140 | 140 | 140 | 140 |
Operating Frequency Range(Min), МГц | 60 | 60 | 60 | 60 | 60 | 60 |
Рабочий диапазон температур, C | от -40 до 85 | от -40 до 85 | от -40 до 85 | от -40 до 85 | от -40 до 85 | от -40 до 85 |
Package Group | TSSOP | TSSOP | TSSOP | TSSOP | TSSOP | TSSOP |
Package Size: mm2:W x L, PKG | 48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) | 48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) | 48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) | 48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) | 48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) | 48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) |
Rating | Catalog | Catalog | Catalog | Catalog | Catalog | Catalog |
VCC, В | 2.5 | 2.5 | 2.5 | 2.5 | 2.5 | 2.5 |
t(phase error), ps | 180 | 180 | 180 | 180 | 180 | 180 |
tsk(o), ps | 75 | 75 | 75 | 75 | 75 | 75 |
Экологический статус
CDCV850DGG | CDCV850DGGG4 | CDCV850DGGR | CDCV850DGGRG4 | CDCV850IDGG | CDCV850IDGGG4 | |
---|---|---|---|---|---|---|
RoHS | Совместим | Совместим | Совместим | Совместим | Совместим | Совместим |
Application Notes
- HSTL Clock Buffer Using the CDCV850PDF, 35 Кб, Файл опубликован: 15 июл 2002
The demand for driving 1.5-V HSTL signals for high-integrated and low-voltage digital logic is increasing. Most current systems use LVDS, LVPECL, or 2.5-V LVCMOSsignaling levels. Therefore, a solution is needed to convert these clock signals into HSTL signal swing.The purpose this report is to show how to generate an HSTL compliant clock signal using the CDCV850. This clock buffer accepts LV - Using CDC857/CDCV850 toTransform Single-End CLK Signal Into Differential OutputPDF, 437 Кб, Файл опубликован: 27 сен 2000
The CDC857 and the CDCV850 devices are PLL-based differential clock drivers with a maximum operational frequency of 167 MHz. These devices have been designed to support a double-data-rate (DDR) specification and, therefore, they have higher immunity against incoupling common mode noise. However, they require a differential clock input signal.This report shows (a) how to convert a single ended cl
Модельный ряд
Серия: CDCV850 (6)
Классификация производителя
- Semiconductors> Clock and Timing> Clock Buffers> Zero Delay Buffers