Datasheet Texas Instruments DS25BR100TSD/NOPB — Даташит
Производитель | Texas Instruments |
Серия | DS25BR100 |
Модель | DS25BR100TSD/NOPB |

Буфер LVDS 3,125 Гбит/с с предыскажением передачи и выравниванием приема 8-WSON от -40 до 85
Datasheets
DS25BR100/101 3.125Gbps LVDS Buffer w/Transmit Pre-Empha & Rcve Equalization datasheet
PDF, 866 Кб, Версия: F, Файл опубликован: 14 апр 2013
Выписка из документа
Цены
![]() 30 предложений от 16 поставщиков Микросхема LVDS, M-LVDS, ECL, CML, 3.125Gbps LVDS Buffer with Transmit Pre-Emphasis and Receive Equalization 8-WSON -40℃ to 85℃ | |||
DS25BR100TSD/NOPB Texas Instruments | от 69 ₽ | ||
DS25BR100TSD/NOPB Texas Instruments | от 85 ₽ | ||
DS25BR100TSD/NOPB Texas Instruments | от 554 ₽ | ||
DS25BR100TSD/NOPB Texas Instruments | по запросу |
Статус
Статус продукта | В производстве (Рекомендуется для новых разработок) |
Доступность образцов у производителя | Да |
Корпус / Упаковка / Маркировка
Pin | 8 |
Package Type | NGQ |
Industry STD Term | WSON |
JEDEC Code | S-PDSO-N |
Package QTY | 1000 |
Carrier | SMALL T&R |
Маркировка | 2R100 |
Width (мм) | 3 |
Length (мм) | 3 |
Thickness (мм) | .8 |
Pitch (мм) | .5 |
Max Height (мм) | .8 |
Mechanical Data | Скачать |
Параметры
Device Type | Buffer |
ESD HBM | 7 kV |
Function | Repeater |
ICC(Max) | 43 мА |
Рабочий диапазон температур | от -40 до 85 C |
Package Group | WSON |
Package Size: mm2:W x L | See datasheet (WSON) PKG |
Protocols | LVDS |
Экологический статус
RoHS | Совместим |
Комплекты разработчика и оценочные наборы
- Evaluation Modules & Boards: DS25BR100EVK
3.125 Gbps LVDS Single Channel Buffers with Transmit Pre-emphasis and Receive Equalization family
Статус продукта: В производстве (Рекомендуется для новых разработок)
Application Notes
- LVDS Repeaters and Crosspoints Extend the Reach of FPD-Link II Interfaces (Rev. A)PDF, 101 Кб, Версия: A, Файл опубликован: 29 апр 2013
This application note introduces Texas Instrument’s LVDS devices with built-in pre-emphasis andequalization circuits, recommends when it makes sense to employ them with the FPD-Link II SER/DES,shows how to optimally interface them to the SER/DES, and discusses distance gains that may berealized with their signal enhancing functions. - AN-1957 LVDS Signal Conditioners Reduce Data-Dependent Jitter (Rev. A)PDF, 275 Кб, Версия: A, Файл опубликован: 26 апр 2013
Jitter is a phenomenon troubling many designers of high-speed interfaces. It reduces available timingmargin, limits transmission distance between a transmitter and a receiver, and increases system cost bydemanding better performing and more expensive interconnects. LVDS interfaces are not spared fromthese ill effects as they now operate at bit rates exceeding the 3 Gbps mark. Texas Instrumen
Модельный ряд
Серия: DS25BR100 (1)
- DS25BR100TSD/NOPB
Классификация производителя
- Semiconductors > Interface > LVDS/M-LVDS/PECL > Buffers, Drivers/Receivers and Cross-Points