Datasheet Texas Instruments DS92LV1212A — Даташит
Производитель | Texas Instruments |
Серия | DS92LV1212A |

Десериализатор случайной блокировки LVDS, 10-битная шина 16–40 МГц со встроенным восстановлением тактовой частоты
Datasheets
DS92LV1212A 16-40MHz 10-Bit Bus LVDS Random Lck Deserializer w/Embedded Clk Rec datasheet
PDF, 406 Кб, Версия: D, Файл опубликован: 14 май 2004
Выписка из документа
Цены
5 предложений от 5 поставщиков The DS92LV 1212A is an upgrade of the DS92LV1212. | |||
DS92LV1212A | по запросу | ||
DS92LV1212A National Semiconductor | по запросу | ||
DS92LV1212A ON Semiconductor | по запросу | ||
DS92LV1212A Texas Instruments | по запросу |
Статус
DS92LV1212AMSA | DS92LV1212AMSA/NOPB | DS92LV1212AMSAX | DS92LV1212AMSAX/NOPB | |
---|---|---|---|---|
Статус продукта | Не рекомендуется для новых разработок | В производстве | Не рекомендуется для новых разработок | В производстве |
Доступность образцов у производителя | Да | Нет | Нет | Нет |
Корпус / Упаковка / Маркировка
DS92LV1212AMSA | DS92LV1212AMSA/NOPB | DS92LV1212AMSAX | DS92LV1212AMSAX/NOPB | |
---|---|---|---|---|
N | 1 | 2 | 3 | 4 |
Pin | 28 | 28 | 28 | 28 |
Package Type | DB | DB | DB | DB |
Industry STD Term | SSOP | SSOP | SSOP | SSOP |
JEDEC Code | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G |
Package QTY | 47 | 47 | 2000 | 2000 |
Carrier | TUBE | TUBE | LARGE T&R | LARGE T&R |
Маркировка | MSA | MSA | MSA | MSA |
Width (мм) | 5.3 | 5.3 | 5.3 | 5.3 |
Length (мм) | 10.2 | 10.2 | 10.2 | 10.2 |
Thickness (мм) | 1.95 | 1.95 | 1.95 | 1.95 |
Pitch (мм) | .65 | .65 | .65 | .65 |
Max Height (мм) | 2 | 2 | 2 | 2 |
Mechanical Data | Скачать | Скачать | Скачать | Скачать |
Параметры
Parameters / Models | DS92LV1212AMSA![]() | DS92LV1212AMSA/NOPB![]() | DS92LV1212AMSAX![]() | DS92LV1212AMSAX/NOPB![]() |
---|---|---|---|---|
ESD, kV | 2 | 2 | 2 | 2 |
Function | Deserializer | Deserializer | Deserializer | Deserializer |
Input Compatibility | LVDS,BLVDS | LVDS,BLVDS | LVDS,BLVDS | LVDS,BLVDS |
Рабочий диапазон температур, C | от -40 до 85 | от -40 до 85 | от -40 до 85 | от -40 до 85 |
Output Compatibility | LVTTL | LVTTL | LVTTL | LVTTL |
Package Group | SSOP | SSOP | SSOP | SSOP |
Package Size: mm2:W x L, PKG | 28SSOP: 80 mm2: 7.8 x 10.2(SSOP) | 28SSOP: 80 mm2: 7.8 x 10.2(SSOP) | 28SSOP: 80 mm2: 7.8 x 10.2(SSOP) | 28SSOP: 80 mm2: 7.8 x 10.2(SSOP) |
Protocols | Channel-Link I | Channel-Link I | Channel-Link I | Channel-Link I |
Rating | Catalog | Catalog | Catalog | Catalog |
Supply Voltage(s), В | 3.3 | 3.3 | 3.3 | 3.3 |
Экологический статус
DS92LV1212AMSA | DS92LV1212AMSA/NOPB | DS92LV1212AMSAX | DS92LV1212AMSAX/NOPB | |
---|---|---|---|---|
RoHS | See ti.com | Совместим | See ti.com | Совместим |
Application Notes
- How to Validate BLVDS SER/DES Signal Integrity Using an Eye Mask (Rev. A)PDF, 2.0 Мб, Версия: A, Файл опубликован: 26 апр 2013
The following application report contains information that will help you validate signal quality on a BLVDS SER/DES link. How to capture an eye pattern, how to generate an eye mask, and how to validate signal quality are all explained in detail in this document. - DS15BA101 & DS15EA101 Enable Long Reach Applications for Embedded Clock SER/DES (Rev. E)PDF, 170 Кб, Версия: E, Файл опубликован: 29 апр 2013
Reduction in system size, increase in system performance and savings in system cost are valuablebenefits that SER/DES devices (Serializers and Deserializers) bring to many system designers. Thesebenefits are the reason why SER/DES are integral pieces of many of today’s high-speed systems.One of the design constraints for these systems is the maximum transmission distance between a serializer
Модельный ряд
Серия: DS92LV1212A (4)
Классификация производителя
- Semiconductors> Interface> Serializer, Deserializer> BLVDS/LVDS SerDes (<100 MHz)