ЭФО предлагает со своего склада новую серию преобразователей интерфейсов USB UART компании FTDI FT232RNL-REEL

Datasheet Texas Instruments SMJ320C31 — Даташит

ПроизводительTexas Instruments
СерияSMJ320C31

Digital Signal Processor

Datasheets

SMJ320C31, SMJ320LC31, SMQ320LC31 datasheet
PDF, 1.2 Мб, Версия: G, Файл опубликован: 18 сен 2006
Выписка из документа

Цены

21 предложений от 18 поставщиков
Микросхема: DSP, 32-BIT SIZE, 32-EXT BIT, 50
ЧипСити
Россия
SMJ320C31HFGM40
Texas Instruments
158 621 ₽
T-electron
Россия и страны СНГ
SMJ320C31GFAS60
Texas Instruments
187 704 ₽
Элитан
Россия
SMJ320C31GFAS60
Texas Instruments
407 036 ₽
Кремний
Россия и страны СНГ
SMJ320C31HFGM40
по запросу
Выбираем схему BMS для заряда литий-железофосфатных (LiFePO4) аккумуляторов

Статус

5962-9205803MXA5962-9205803MYA5962-9205804MXA5962-9205804MYA5962-9205805QXA5962-9205805QYASMJ320C31GFAM40SMJ320C31GFAM50SMJ320C31GFAS60SMJ320C31HFGM40SMJ320C31HFGM50SMJ320C31HFGS60
Статус продуктаНе рекомендуется для новых разработокНе рекомендуется для новых разработокНе рекомендуется для новых разработокНе рекомендуется для новых разработокНе рекомендуется для новых разработокНе рекомендуется для новых разработокНе рекомендуется для новых разработокНе рекомендуется для новых разработокНе рекомендуется для новых разработокНе рекомендуется для новых разработокНе рекомендуется для новых разработокНе рекомендуется для новых разработок
Доступность образцов у производителяНетНетНетНетНетНетНетНетНетНетНетНет

Корпус / Упаковка / Маркировка

5962-9205803MXA5962-9205803MYA5962-9205804MXA5962-9205804MYA5962-9205805QXA5962-9205805QYASMJ320C31GFAM40SMJ320C31GFAM50SMJ320C31GFAS60SMJ320C31HFGM40SMJ320C31HFGM50SMJ320C31HFGS60
N123456789101112
Pin141132141132141132141141141132132132
Package TypeGFAHFGGFAHFGGFAHFGGFAGFAGFAHFGHFGHFG
Industry STD TermCPGACFPCPGACFPCPGACFPCPGACPGACPGACFPCFPCFP
JEDEC CodeS-CPGA-PS-CQFP-FS-CPGA-PS-CQFP-FS-CPGA-PS-CQFP-FS-CPGA-PS-CPGA-PS-CPGA-PS-CQFP-FS-CQFP-FS-CQFP-F
Package QTY111111111111
CarrierJEDEC TRAY (5+1)JEDEC TRAY (5+1)JEDEC TRAY (5+1)JEDEC TRAY (5+1)JEDEC TRAY (5+1)JEDEC TRAY (5+1)
Width (мм)26.9324.1926.9324.1926.9324.1326.9326.9326.9324.1324.1924.13
Length (мм)26.9324.1926.9324.1926.9324.1326.9326.9326.9324.1324.1924.13
Thickness (мм)3.182.133.182.133.182.673.183.183.182.672.132.67
Pitch (мм)1.270.641.270.641.270.641.271.271.27.64.64.64
Max Height (мм)5.22.955.22.955.23.35.25.25.23.32.953.3
Mechanical DataСкачатьСкачатьСкачатьСкачатьСкачатьСкачатьСкачатьСкачатьСкачатьСкачатьСкачатьСкачать
Маркировка5962-9205803MXA5962-9205805QXAA5962-9205805QY

Экологический статус

5962-9205803MXA5962-9205803MYA5962-9205804MXA5962-9205804MYA5962-9205805QXA5962-9205805QYASMJ320C31GFAM40SMJ320C31GFAM50SMJ320C31GFAS60SMJ320C31HFGM40SMJ320C31HFGM50SMJ320C31HFGS60
RoHSSee ti.comSee ti.comSee ti.comSee ti.comSee ti.comSee ti.comSee ti.comSee ti.comSee ti.comSee ti.comSee ti.comSee ti.com

Application Notes

  • How TMS320 Tools Interact With the TMS320C32's Enhanced Memory Interface
    PDF, 160 Кб, Файл опубликован: 1 ноя 1995
    This document describes using the TMS320 floating-point digital signal processor (DSP) optimizing C compiler and assembly language tools with the variable memory width and data sizes supported by the TMS320C32 ('C32) 32-bit DSP. An overview of the 'C32 strobe control registers is presented along with their configuration for use with a compiler linker or debugger. Different memory configurations
  • FIFO Synchronous Retransmit: Programmable DSP-Interface for FIR Filtering (Rev. A)
    PDF, 76 Кб, Версия: A, Файл опубликован: 1 мар 1996
    The SN74ACT3638 FIFO contains a patented synchronous retransmit feature which allows data stored within the FIFO to be re-read starting at a selected position. This document shows the use of the retransmit feature with a digital signal processor (DSP) for finite impulse response (FIR) filtering. The application uses the 32-bit floating-point TMS320C31 and a SN74ACT3638 bi-directional clocked FIFO
  • 320C3x 320C4x and 320MCM42x Power-Up Sensitivity at Cold Temperatures (Rev. D)
    PDF, 248 Кб, Версия: D, Файл опубликован: 6 авг 2004
    System board-level design and end-equipment environments can impact the operation of specific commercial and military 320C3x (320C30 320C31 320LC31 320C32 and 320VC33) 320C4x (320C40 and 320C44) digital signal processors (DSPs) and the military 320MCM42x (320MCM42C and 320MCM42D) multichip modules (MCMs) during power up. The 320MCM42x MCM incorporates two 320C40 DSP die.Specifically the s
  • Interfacing TI Clocked FIFOs With TI Floating-Point DSPs (Rev. A)
    PDF, 108 Кб, Версия: A, Файл опубликован: 1 мар 1996
    FIFO memories are used in digital signal processing systems for matching data paths with asynchronous clock or data rates. This document shows the SN74ACT3632 512?36?2 clocked FIFO as a single-chip bi-directional buffering solution that interfaces to the TI TMS320C3x and TMS320C4x floating-point DSP family. Programmable FIFO flags enable DMA control techniques that are used to handle the data flow
  • Engine Knock Detection Using Spectral Analysis With TMS320C25 or TMS320C30 DSPs
    PDF, 254 Кб, Файл опубликован: 1 янв 1995
    An efficient method of detecting combustion engine knock is using spectral analysis. The detection process algorithm adapts to a no-knock reference at varying speeds and loads by using multiple frequencies. This document presents an problem overview current technology and two implementation examples are given to aid in the development of system specific hardware and software. The first system is
  • Interfacing Memory to the TMS320C32 DSP (Rev. A)
    PDF, 376 Кб, Версия: A, Файл опубликован: 1 май 1996
    The low-cost of the TMS320C32 (?C32) makes 32-bit floating-point digital signal processing (DSP) available to a wider variety of applications than ever before. This document explains in detail the features of the ?C32 enhanced memory interface with design examples for 32- 16- and 8-bit-wide external memories. Comprehensive diagrams show precise operation of the processor and complete circuits fo
  • Setting Up TMS320 DSP Interrupts in 'C'
    PDF, 168 Кб, Файл опубликован: 1 ноя 1994
    Four steps are required to set the TMS320 DSP interrupts: create a interrupt service routine initialize the vector table and set the memory map enable the interrupts in the CPU and enable the interrupt sources. This document shows how to set the interrupts in C C callable assembly or in-line C. Sample C code segments are provided. The appendix gives complete examples for setting interrupt vec

Модельный ряд

Классификация производителя

  • Semiconductors> Processors> Digital Signal Processors> Other High Reliability DSPs

На английском языке: Datasheet Texas Instruments SMJ320C31

Электронные компоненты. Бесплатная доставка по России