HRP-N3 - серия источников питания с максимальной пиковой мощностью в 350% от MEAN WELL

Datasheet Texas Instruments SN65LVDS104 — Даташит

ПроизводительTexas Instruments
СерияSN65LVDS104
Datasheet Texas Instruments SN65LVDS104

1:4 LVDS Clock Fanout Buffer

Datasheets

SN65LVDS10x 4-Port LVDS and 4-Port TTL-to-LVDS Repeaters datasheet
PDF, 1.2 Мб, Версия: G, Файл опубликован: 31 дек 2015
Выписка из документа

Цены

27 предложений от 20 поставщиков
Синхронизаторы и распределители тактового сигнала 1:4 LVDS Clock Fanout Buffer
SN65LVDS104PW
Texas Instruments
87 ₽
ЧипСити
Россия
SN65LVDS104PW
Texas Instruments
127 ₽
EIS Components
Весь мир
SN65LVDS104PWR
Texas Instruments
154 ₽
Элитан
Россия
SN65LVDS104PW
Texas Instruments
512 ₽

Статус

SN65LVDS104DSN65LVDS104DG4SN65LVDS104DRSN65LVDS104DRG4SN65LVDS104PWSN65LVDS104PWG4SN65LVDS104PWRSN65LVDS104PWRG4
Статус продуктаВ производствеВ производствеВ производствеВ производствеВ производствеВ производствеВ производствеВ производстве
Доступность образцов у производителяДаДаДаНетНетДаНетНет

Корпус / Упаковка / Маркировка

SN65LVDS104DSN65LVDS104DG4SN65LVDS104DRSN65LVDS104DRG4SN65LVDS104PWSN65LVDS104PWG4SN65LVDS104PWRSN65LVDS104PWRG4
N12345678
Pin1616161616161616
Package TypeDDDDPWPWPWPW
Industry STD TermSOICSOICSOICSOICTSSOPTSSOPTSSOPTSSOP
JEDEC CodeR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-G
Package QTY404025002500909020002000
CarrierTUBETUBELARGE T&RLARGE T&RTUBETUBELARGE T&RLARGE T&R
МаркировкаLVDS104LVDS104LVDS104LVDS104LVDS104LVDS104LVDS104LVDS104
Width (мм)3.913.913.913.914.44.44.44.4
Length (мм)9.99.99.99.95555
Thickness (мм)1.581.581.581.581111
Pitch (мм)1.271.271.271.27.65.65.65.65
Max Height (мм)1.751.751.751.751.21.21.21.2
Mechanical DataСкачатьСкачатьСкачатьСкачатьСкачатьСкачатьСкачатьСкачать

Параметры

Parameters / ModelsSN65LVDS104D
SN65LVDS104D
SN65LVDS104DG4
SN65LVDS104DG4
SN65LVDS104DR
SN65LVDS104DR
SN65LVDS104DRG4
SN65LVDS104DRG4
SN65LVDS104PW
SN65LVDS104PW
SN65LVDS104PWG4
SN65LVDS104PWG4
SN65LVDS104PWR
SN65LVDS104PWR
SN65LVDS104PWRG4
SN65LVDS104PWRG4
Input Frequency(Max), МГц400400400400400400400400
Input LevelLVDSLVDSLVDSLVDSLVDSLVDSLVDSLVDS
Количество выходов44444444
Рабочий диапазон температур, Cот -40 до 85от -40 до 85от -40 до 85от -40 до 85от -40 до 85от -40 до 85от -40 до 85от -40 до 85
Output Frequency(Max), МГц400400400400400400400400
Output LevelLVDSLVDSLVDSLVDSLVDSLVDSLVDSLVDS
Package GroupSOICSOICSOICSOICTSSOPTSSOPTSSOPTSSOP
Package Size: mm2:W x L, PKG16SOIC: 59 mm2: 6 x 9.9(SOIC)16SOIC: 59 mm2: 6 x 9.9(SOIC)16SOIC: 59 mm2: 6 x 9.9(SOIC)16SOIC: 59 mm2: 6 x 9.9(SOIC)16TSSOP: 32 mm2: 6.4 x 5(TSSOP)16TSSOP: 32 mm2: 6.4 x 5(TSSOP)16TSSOP: 32 mm2: 6.4 x 5(TSSOP)16TSSOP: 32 mm2: 6.4 x 5(TSSOP)
RatingCatalogCatalogCatalogCatalogCatalogCatalogCatalogCatalog
VCC, В3.33.33.33.33.33.33.33.3
VCC Out, В3.33.33.33.33.33.33.33.3

Экологический статус

SN65LVDS104DSN65LVDS104DG4SN65LVDS104DRSN65LVDS104DRG4SN65LVDS104PWSN65LVDS104PWG4SN65LVDS104PWRSN65LVDS104PWRG4
RoHSСовместимСовместимСовместимСовместимСовместимСовместимСовместимСовместим

Application Notes

  • DC-Coupling Between Differential LVPECL, LVDS, HSTL, and CML
    PDF, 135 Кб, Файл опубликован: 19 фев 2003
  • AC Coupling Between Differential LVPECL, LVDS, HSTL and CML (Rev. C)
    PDF, 417 Кб, Версия: C, Файл опубликован: 17 окт 2007
    This report provides a quick reference of ac-coupling techniques for interfacing between different logic levels. The four differential signaling levels found in this reportare low-voltage positive-referenced emitter coupled logic (LVPECL), low-voltage differential signals (LVDS), high-speed transceiver logic (HSTL), and current-modelogic (CML). From these four differential signaling levels, 16

Модельный ряд

Классификация производителя

  • Semiconductors> Clock and Timing> Clock Buffers> Differential

На английском языке: Datasheet Texas Instruments SN65LVDS104

Электронные компоненты. Бесплатная доставка по России