Datasheet Texas Instruments SN65LVDS104 — Даташит
Производитель | Texas Instruments |
Серия | SN65LVDS104 |

1:4 LVDS Clock Fanout Buffer
Datasheets
SN65LVDS10x 4-Port LVDS and 4-Port TTL-to-LVDS Repeaters datasheet
PDF, 1.2 Мб, Версия: G, Файл опубликован: 31 дек 2015
Выписка из документа
Цены
![]() 32 предложений от 24 поставщиков Синхронизаторы и распределители тактового сигнала 1:4 LVDS Clock Fanout Buffer | |||
SN65LVDS104DR Texas Instruments | 71 ₽ | ||
SN65LVDS104PW Texas Instruments | по запросу | ||
SN65LVDS104DR Vishay | по запросу | ||
SN65LVDS104PWRG4 Texas Instruments | по запросу |
Статус
SN65LVDS104D | SN65LVDS104DG4 | SN65LVDS104DR | SN65LVDS104DRG4 | SN65LVDS104PW | SN65LVDS104PWG4 | SN65LVDS104PWR | SN65LVDS104PWRG4 | |
---|---|---|---|---|---|---|---|---|
Статус продукта | В производстве | В производстве | В производстве | В производстве | В производстве | В производстве | В производстве | В производстве |
Доступность образцов у производителя | Да | Да | Да | Нет | Нет | Да | Нет | Нет |
Корпус / Упаковка / Маркировка
SN65LVDS104D | SN65LVDS104DG4 | SN65LVDS104DR | SN65LVDS104DRG4 | SN65LVDS104PW | SN65LVDS104PWG4 | SN65LVDS104PWR | SN65LVDS104PWRG4 | |
---|---|---|---|---|---|---|---|---|
N | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 |
Pin | 16 | 16 | 16 | 16 | 16 | 16 | 16 | 16 |
Package Type | D | D | D | D | PW | PW | PW | PW |
Industry STD Term | SOIC | SOIC | SOIC | SOIC | TSSOP | TSSOP | TSSOP | TSSOP |
JEDEC Code | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G |
Package QTY | 40 | 40 | 2500 | 2500 | 90 | 90 | 2000 | 2000 |
Carrier | TUBE | TUBE | LARGE T&R | LARGE T&R | TUBE | TUBE | LARGE T&R | LARGE T&R |
Маркировка | LVDS104 | LVDS104 | LVDS104 | LVDS104 | LVDS104 | LVDS104 | LVDS104 | LVDS104 |
Width (мм) | 3.91 | 3.91 | 3.91 | 3.91 | 4.4 | 4.4 | 4.4 | 4.4 |
Length (мм) | 9.9 | 9.9 | 9.9 | 9.9 | 5 | 5 | 5 | 5 |
Thickness (мм) | 1.58 | 1.58 | 1.58 | 1.58 | 1 | 1 | 1 | 1 |
Pitch (мм) | 1.27 | 1.27 | 1.27 | 1.27 | .65 | .65 | .65 | .65 |
Max Height (мм) | 1.75 | 1.75 | 1.75 | 1.75 | 1.2 | 1.2 | 1.2 | 1.2 |
Mechanical Data | Скачать | Скачать | Скачать | Скачать | Скачать | Скачать | Скачать | Скачать |
Параметры
Parameters / Models | SN65LVDS104D![]() | SN65LVDS104DG4![]() | SN65LVDS104DR![]() | SN65LVDS104DRG4![]() | SN65LVDS104PW![]() | SN65LVDS104PWG4![]() | SN65LVDS104PWR![]() | SN65LVDS104PWRG4![]() |
---|---|---|---|---|---|---|---|---|
Input Frequency(Max), МГц | 400 | 400 | 400 | 400 | 400 | 400 | 400 | 400 |
Input Level | LVDS | LVDS | LVDS | LVDS | LVDS | LVDS | LVDS | LVDS |
Количество выходов | 4 | 4 | 4 | 4 | 4 | 4 | 4 | 4 |
Рабочий диапазон температур, C | от -40 до 85 | от -40 до 85 | от -40 до 85 | от -40 до 85 | от -40 до 85 | от -40 до 85 | от -40 до 85 | от -40 до 85 |
Output Frequency(Max), МГц | 400 | 400 | 400 | 400 | 400 | 400 | 400 | 400 |
Output Level | LVDS | LVDS | LVDS | LVDS | LVDS | LVDS | LVDS | LVDS |
Package Group | SOIC | SOIC | SOIC | SOIC | TSSOP | TSSOP | TSSOP | TSSOP |
Package Size: mm2:W x L, PKG | 16SOIC: 59 mm2: 6 x 9.9(SOIC) | 16SOIC: 59 mm2: 6 x 9.9(SOIC) | 16SOIC: 59 mm2: 6 x 9.9(SOIC) | 16SOIC: 59 mm2: 6 x 9.9(SOIC) | 16TSSOP: 32 mm2: 6.4 x 5(TSSOP) | 16TSSOP: 32 mm2: 6.4 x 5(TSSOP) | 16TSSOP: 32 mm2: 6.4 x 5(TSSOP) | 16TSSOP: 32 mm2: 6.4 x 5(TSSOP) |
Rating | Catalog | Catalog | Catalog | Catalog | Catalog | Catalog | Catalog | Catalog |
VCC, В | 3.3 | 3.3 | 3.3 | 3.3 | 3.3 | 3.3 | 3.3 | 3.3 |
VCC Out, В | 3.3 | 3.3 | 3.3 | 3.3 | 3.3 | 3.3 | 3.3 | 3.3 |
Экологический статус
SN65LVDS104D | SN65LVDS104DG4 | SN65LVDS104DR | SN65LVDS104DRG4 | SN65LVDS104PW | SN65LVDS104PWG4 | SN65LVDS104PWR | SN65LVDS104PWRG4 | |
---|---|---|---|---|---|---|---|---|
RoHS | Совместим | Совместим | Совместим | Совместим | Совместим | Совместим | Совместим | Совместим |
Application Notes
- DC-Coupling Between Differential LVPECL, LVDS, HSTL, and CMLPDF, 135 Кб, Файл опубликован: 19 фев 2003
- AC Coupling Between Differential LVPECL, LVDS, HSTL and CML (Rev. C)PDF, 417 Кб, Версия: C, Файл опубликован: 17 окт 2007
This report provides a quick reference of ac-coupling techniques for interfacing between different logic levels. The four differential signaling levels found in this reportare low-voltage positive-referenced emitter coupled logic (LVPECL), low-voltage differential signals (LVDS), high-speed transceiver logic (HSTL), and current-modelogic (CML). From these four differential signaling levels, 16
Модельный ряд
Серия: SN65LVDS104 (8)
Классификация производителя
- Semiconductors> Clock and Timing> Clock Buffers> Differential