Datasheet Texas Instruments SN74ACT3622 — Даташит
Производитель | Texas Instruments |
Серия | SN74ACT3622 |
256 x 36 x 2 bidirectional synchronous FIFO memory
Datasheets
256 X 36 X 2 Clocked Bidirectional First-In, First-Out Memory (Rev. D)
PDF, 507 Кб, Версия: D, Файл опубликован: 1 апр 1998
Цены
Купить SN74ACT3622 на РадиоЛоцман.Цены — от 75 до 5 316 ₽ 19 предложений от 16 поставщиков 256 ?— 36 ?— 2 CLOCKED BIDIRECTIONAL FIRST-IN, FIRST-OUT MEMORY | |||
SN74ACT3622-30PQ Texas Instruments | 75 ₽ | ||
SN74ACT3622-15PCB Texas Instruments | 799 ₽ | ||
SN74ACT3622-30PCB Texas Instruments | 3 082 ₽ | ||
SN74ACT3622-15PCB Texas Instruments | по запросу |
Статус
SN74ACT3622-20PQ | SN74ACT3622-30PCB | |
---|---|---|
Статус продукта | В производстве | В производстве |
Доступность образцов у производителя | Нет | Нет |
Корпус / Упаковка / Маркировка
SN74ACT3622-20PQ | SN74ACT3622-30PCB | |
---|---|---|
N | 1 | 2 |
Pin | 132 | 120 |
Package Type | PQ | PCB |
Industry STD Term | BQFP | HLQFP |
JEDEC Code | S-PQFP-G | S-PQFP-G |
Package QTY | 36 | 90 |
Carrier | JEDEC TRAY (10+1) | JEDEC TRAY (5+1) |
Маркировка | ACT3622-20 | ACT3622-30 |
Width (мм) | 24.13 | 14 |
Length (мм) | 27.44 | 14 |
Thickness (мм) | 3.56 | 1.4 |
Pitch (мм) | .635 | .4 |
Max Height (мм) | 4.57 | 1.6 |
Mechanical Data | Скачать | Скачать |
Экологический статус
SN74ACT3622-20PQ | SN74ACT3622-30PCB | |
---|---|---|
RoHS | Совместим | Совместим |
Бессвинцовая технология (Pb Free) | Да | Да |
Application Notes
- Power-Dissipation Calculations for TI FIFO Products (Rev. A)PDF, 106 Кб, Версия: A, Файл опубликован: 1 мар 1996
Low power consumption is a major advantage of TI FIFO products. Power calculations are required to meet design requirements for chip temperature and system power. This document assists component and system designers in evaluating power consumption for the ACT and ABT FIFO products. Two examples of power calculations, one for the SN74ACT3632 bi-directional CMOS FIFO and one for the BiCMOS SN74ABT36 - FIFO Mailbox-Bypass Registers: Using Bypass Registers to Initialize DMA Control (Rev. A)PDF, 65 Кб, Версия: A, Файл опубликован: 1 мар 1996
The TI 32- and 36-bit FIFOs contain mailbox-bypass registers that transmit priority from one FIFO port to the other, port A to B or port B to A with out storing the data in the FIFO SRAM buffer. This document describes the FIFO mailbox-bypass registers and shows an example of direct memory access (DMA) control of a digital signal processor (DSP). The components described are the SN74ACT3641 and th
Модельный ряд
Серия: SN74ACT3622 (2)
Классификация производителя
- Semiconductors> Logic> Flip-Flop/Latch/Register> FIFO Register