Altinkaya: турецкие корпуса для РЭА

Datasheet Texas Instruments SN74ALVC10 — Даташит

ПроизводительTexas Instruments
СерияSN74ALVC10
Datasheet Texas Instruments SN74ALVC10

Triple 3-Input Positive-NAND Gate

Datasheets

SN74ALVC10 datasheet
PDF, 649 Кб, Версия: H, Файл опубликован: 31 авг 2004
Выписка из документа

Цены

25 предложений от 18 поставщиков
Логические элементы Triple 3-Input Positive-NAND Gate
EIS Components
Весь мир
SN74ALVC10DR
Texas Instruments
8.25 ₽
T-electron
Россия и страны СНГ
SN74ALVC10PWR
Texas Instruments
12 ₽
ЧипСити
Россия
SN74ALVC10D
Texas Instruments
39 ₽
SN74ALVC10NSRG4
Texas Instruments
по запросу
Технология правильного хранения аккумуляторов и батареек по рекомендациям FANSO и EVE Energy

Статус

SN74ALVC10DSN74ALVC10DGVRSN74ALVC10DRSN74ALVC10NSRSN74ALVC10PWRSN74ALVC10PWRG4
Статус продуктаВ производствеВ производствеВ производствеВ производствеВ производствеВ производстве
Доступность образцов у производителяНетНетНетНетНетНет

Корпус / Упаковка / Маркировка

SN74ALVC10DSN74ALVC10DGVRSN74ALVC10DRSN74ALVC10NSRSN74ALVC10PWRSN74ALVC10PWRG4
N123456
Pin141414141414
Package TypeDDGVDNSPWPW
Industry STD TermSOICTVSOPSOICSOPTSSOPTSSOP
JEDEC CodeR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-GR-PDSO-G
Package QTY5020002500200020002000
CarrierTUBELARGE T&RLARGE T&RLARGE T&RLARGE T&RLARGE T&R
МаркировкаALVC10VA10ALVC10ALVC10VA10VA10
Width (мм)3.914.43.915.34.44.4
Length (мм)8.653.68.6510.355
Thickness (мм)1.581.051.581.9511
Pitch (мм)1.27.41.271.27.65.65
Max Height (мм)1.751.21.7521.21.2
Mechanical DataСкачатьСкачатьСкачатьСкачатьСкачатьСкачать

Параметры

Parameters / ModelsSN74ALVC10D
SN74ALVC10D
SN74ALVC10DGVR
SN74ALVC10DGVR
SN74ALVC10DR
SN74ALVC10DR
SN74ALVC10NSR
SN74ALVC10NSR
SN74ALVC10PWR
SN74ALVC10PWR
SN74ALVC10PWRG4
SN74ALVC10PWRG4
Bits333333
F @ Nom Voltage(Max), Mhz100100100100100100
ICC @ Nom Voltage(Max), мА0.010.010.010.010.010.01
Рабочий диапазон температур, Cот -40 до 85от -40 до 85от -40 до 85от -40 до 85от -40 до 85от -40 до 85
Output Drive (IOL/IOH)(Max), мА24/-2424/-2424/-2424/-2424/-2424/-24
Package GroupSOICTVSOPSOICSOTSSOPTSSOP
Package Size: mm2:W x L, PKG14SOIC: 52 mm2: 6 x 8.65(SOIC)14TVSOP: 23 mm2: 6.4 x 3.6(TVSOP)14SOIC: 52 mm2: 6 x 8.65(SOIC)14SO: 80 mm2: 7.8 x 10.2(SO)14TSSOP: 32 mm2: 6.4 x 5(TSSOP)14TSSOP: 32 mm2: 6.4 x 5(TSSOP)
RatingCatalogCatalogCatalogCatalogCatalogCatalog
Schmitt TriggerNoNoNoNoNoNo
Technology FamilyALVCALVCALVCALVCALVCALVC
VCC(Max), В3.63.63.63.63.63.6
VCC(Min), В1.651.651.651.651.651.65
Voltage(Nom), В1.8,2.5,2.7,3.31.8,2.5,2.7,3.31.8,2.5,2.7,3.31.8,2.5,2.7,3.31.8,2.5,2.7,3.31.8,2.5,2.7,3.3
tpd @ Nom Voltage(Max), нс4.8,3,3.3,34.8,3,3.3,34.8,3,3.3,34.8,3,3.3,34.8,3,3.3,34.8,3,3.3,3

Экологический статус

SN74ALVC10DSN74ALVC10DGVRSN74ALVC10DRSN74ALVC10NSRSN74ALVC10PWRSN74ALVC10PWRG4
RoHSСовместимСовместимСовместимСовместимСовместимСовместим

Application Notes

  • TI SN74ALVC16835 Component Specification Analysis for PC100
    PDF, 43 Кб, Файл опубликован: 3 авг 1998
    The PC100 standard establishes design parameters for the PC SDRAM DIMM that is designed to operate at 100 MHz. The 168-pin, 8-byte, registered SDRAM DIMM is a JEDEC-defined device (JC-42.5-96-146A). Some of the defined signal paths include data signals, address signals, and control signals. This application report discusses the SN74ALVC16835 18-bit universal bus driver that is available from T
  • Logic Solutions for PC-100 SDRAM Registered DIMMs (Rev. A)
    PDF, 96 Кб, Версия: A, Файл опубликован: 13 май 1998
    Design of high-performance personal computer (PC) systems that are capable of meeting the needs imposed by modern operating systems and software includes the use of large banks of SDRAMs on DIMMs (see Figure 1).To meet the demands of stable functionality over the broad spectrum of operating environments, meet system timing needs, and to support data integrity, the loads presented by the large
  • 16-Bit Widebus Logic Families in 56-Ball 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B)
    PDF, 895 Кб, Версия: B, Файл опубликован: 22 май 2002
    TI?s 56-ball MicroStar Jr.E package registered under JEDEC MO-225 has demonstrated through modeling and experimentation that it is an optimal solution for reducing inductance and capacitance improving thermal performance and minimizing board area usage in integrated bus functions. Multiple functions released in the 56-ball MicroStar Jr.E package have superior performance characteristics compa
  • Understanding Advanced Bus-Interface Products Design Guide
    PDF, 253 Кб, Файл опубликован: 1 май 1996
  • Benefits & Issues of Migrating 5-V and 3.3-V Logic to Lower-Voltage Supplies (Rev. A)
    PDF, 154 Кб, Версия: A, Файл опубликован: 8 сен 1999
    In the last few years the trend toward reducing supply voltage (VCC) has continued as reflected in an additional specification of 2.5-V VCC for the AVC ALVT ALVC LVC LV and the CBTLV families.In this application report the different logic levels at VCC of 5 V 3.3 V 2.5 V and 1.8 V are compared. Within the report the possibilities for migration from 5-V logic and 3.3-V logic families

Модельный ряд

Классификация производителя

  • Semiconductors> Logic> Gate> NAND Gate

На английском языке: Datasheet Texas Instruments SN74ALVC10

Электронные компоненты. Бесплатная доставка по России