Datasheet Texas Instruments SN74LVT244 — Даташит
Производитель | Texas Instruments |
Серия | SN74LVT244 |

Восьмеричные буферы/драйверы ABT 3,3 В с выходами с 3 состояниями
Datasheets
3.3-V ABT Octal Buffers/Drivers With 3-State Outputs (Rev. B)
PDF, 477 Кб, Версия: B, Файл опубликован: 1 мар 1994
Цены
![]() 49 предложений от 28 поставщиков Микросхема Логический чип, 3.3V ABT Octal Buffers/Drivers With 3-State Outputs 20-SSOP -40℃ to 85℃ | |||
SN74LVT244BPWR Texas Instruments | от 25 ₽ | ||
SN74LVT244BDBRG4 | от 39 ₽ | ||
SN74LVT244BPW Texas Instruments | по запросу | ||
SN74LVT244ADBR Texas Instruments | по запросу |
Статус
SN74LVT244DBLE | SN74LVT244DW | SN74LVT244DWR | SN74LVT244PWLE | |
---|---|---|---|---|
Статус продукта | Снят с производства | Снят с производства | Снят с производства | Снят с производства |
Доступность образцов у производителя | Нет | Нет | Нет | Нет |
Корпус / Упаковка / Маркировка
SN74LVT244DBLE | SN74LVT244DW | SN74LVT244DWR | SN74LVT244PWLE | |
---|---|---|---|---|
N | 1 | 2 | 3 | 4 |
Pin | 20 | 20 | 20 | 20 |
Package Type | DB | DW | DW | PW |
Industry STD Term | SSOP | SOIC | SOIC | TSSOP |
JEDEC Code | R-PDSO-G | R-PDSO-G | R-PDSO-G | R-PDSO-G |
Width (мм) | 5.3 | 7.5 | 7.5 | 4.4 |
Length (мм) | 7.2 | 12.8 | 12.8 | 6.5 |
Thickness (мм) | 1.95 | 2.35 | 2.35 | 1 |
Pitch (мм) | .65 | 1.27 | 1.27 | .65 |
Max Height (мм) | 2 | 2.65 | 2.65 | 1.2 |
Mechanical Data | Скачать | Скачать | Скачать | Скачать |
Экологический статус
SN74LVT244DBLE | SN74LVT244DW | SN74LVT244DWR | SN74LVT244PWLE | |
---|---|---|---|---|
RoHS | Не совместим | Не совместим | Не совместим | Не совместим |
Бессвинцовая технология (Pb Free) | Нет | Нет | Нет | Нет |
Application Notes
- LVT Family Characteristics (Rev. A)PDF, 98 Кб, Версия: A, Файл опубликован: 1 мар 1998
To address the need for a complete low-voltage interface solution, Texas Instruments has developed a new generation of logic devices capable of mixed-mode operation. The LVT series relies on a state-of-the-art submicron BiCMOS process to provide up to a 90% reduction in static power dissipation over ABT. LVT devices solve the system need for a transparent seam between the low-voltage and 5-V secti - LVT-to-LVTH ConversionPDF, 84 Кб, Файл опубликован: 8 дек 1998
Original LVT devices that have bus hold have been redesigned to add the High-Impedance State During Power Up and Power Down feature. Additional devices with and without bus hold have been added to the LVT product line. Design guidelines and issues related to the bus-hold features, switching characteristics, and timing requirements are discussed.
Модельный ряд
Серия: SN74LVT244 (4)
Классификация производителя
- Semiconductors> Logic> Buffer/Driver/Transceiver> Non-Inverting Buffer/Driver