Datasheet Texas Instruments SN74LVT8980A — Даташит
Производитель | Texas Instruments |
Серия | SN74LVT8980A |

Встроенные контроллеры тестовой шины IEEE STD 1149.1 (JTAG) Ведущие устройства TAP с 8-битными универсальными хост-интерфейсами
Datasheets
SN54LVT8980A, SN74LVT8980A datasheet
PDF, 865 Кб, Версия: B, Файл опубликован: 18 мар 2004
Выписка из документа
Цены
Специальные функциональные логические элементы Mil Enhance Embedded Test-Bus Cntrlr | |||
SN74LVT8980A Texas Instruments | по запросу |
Статус
SN74LVT8980ADW | SN74LVT8980ADWR | SN74LVT8980ADWRG4 | |
---|---|---|---|
Статус продукта | В производстве | В производстве | В производстве |
Доступность образцов у производителя | Нет | Нет | Нет |
Корпус / Упаковка / Маркировка
SN74LVT8980ADW | SN74LVT8980ADWR | SN74LVT8980ADWRG4 | |
---|---|---|---|
N | 1 | 2 | 3 |
Pin | 24 | 24 | 24 |
Package Type | DW | DW | DW |
Industry STD Term | SOIC | SOIC | SOIC |
JEDEC Code | R-PDSO-G | R-PDSO-G | R-PDSO-G |
Package QTY | 25 | 2000 | 2000 |
Carrier | TUBE | LARGE T&R | LARGE T&R |
Маркировка | LVT8980A | LVT8980A | LVT8980A |
Width (мм) | 7.5 | 7.5 | 7.5 |
Length (мм) | 15.4 | 15.4 | 15.4 |
Thickness (мм) | 2.35 | 2.35 | 2.35 |
Pitch (мм) | 1.27 | 1.27 | 1.27 |
Max Height (мм) | 2.65 | 2.65 | 2.65 |
Mechanical Data | Скачать | Скачать | Скачать |
Параметры
Parameters / Models | SN74LVT8980ADW![]() | SN74LVT8980ADWR![]() | SN74LVT8980ADWRG4![]() |
---|---|---|---|
Bits | 8 | 8 | 8 |
Рабочий диапазон температур, C | от -40 до 85 | от -40 до 85 | от -40 до 85 |
Output Drive (IOL/IOH)(Max), мА | 64/-32 | 64/-32 | 64/-32 |
Package Group | SOIC | SOIC | SOIC |
Package Size: mm2:W x L, PKG | 24SOIC: 160 mm2: 10.3 x 15.5(SOIC) | 24SOIC: 160 mm2: 10.3 x 15.5(SOIC) | 24SOIC: 160 mm2: 10.3 x 15.5(SOIC) |
Rating | Catalog | Catalog | Catalog |
Technology Family | LVT | LVT | LVT |
VCC(Max), В | 3.6 | 3.6 | 3.6 |
VCC(Min), В | 2.7 | 2.7 | 2.7 |
tpd @ Nom Voltage(Max), нс | 30 | 30 | 30 |
Экологический статус
SN74LVT8980ADW | SN74LVT8980ADWR | SN74LVT8980ADWRG4 | |
---|---|---|---|
RoHS | Совместим | Совместим | Совместим |
Application Notes
- Programming CPLDs Via the 'LVT8986 LASPPDF, 819 Кб, Файл опубликован: 1 ноя 2005
This application report summarizes key information required for understanding the 'LVT8986 linking addressable scan ports (LASPs) multidrop addressable IEEE Std 1149.1 (JTAG) test access port (TAP) transceiver. This report includes information about the 'LVT8986 secondary TAPs, bypass and linking shadow protocol, scan-path description languages, serial vector format files, and an example of how to - LVT Family Characteristics (Rev. A)PDF, 98 Кб, Версия: A, Файл опубликован: 1 мар 1998
To address the need for a complete low-voltage interface solution, Texas Instruments has developed a new generation of logic devices capable of mixed-mode operation. The LVT series relies on a state-of-the-art submicron BiCMOS process to provide up to a 90% reduction in static power dissipation over ABT. LVT devices solve the system need for a transparent seam between the low-voltage and 5-V secti - LVT-to-LVTH ConversionPDF, 84 Кб, Файл опубликован: 8 дек 1998
Original LVT devices that have bus hold have been redesigned to add the High-Impedance State During Power Up and Power Down feature. Additional devices with and without bus hold have been added to the LVT product line. Design guidelines and issues related to the bus-hold features, switching characteristics, and timing requirements are discussed.
Модельный ряд
Серия: SN74LVT8980A (3)
Классификация производителя
- Semiconductors> Logic> Specialty Logic> Boundary Scan (JTAG) Logic