Смарт-ЭК - поставщик алюминиевых корпусов LinTai

Datasheet Texas Instruments SN74LVT8986PM — Даташит

ПроизводительTexas Instruments
СерияSN74LVT8986
МодельSN74LVT8986PM
Datasheet Texas Instruments SN74LVT8986PM

3,3 В, связывающие адресные порты сканирования, многоточечный адресный приемопередатчик IEEE STD 1149.1 (JTAG) 64-LQFP от -40 до 85

Datasheets

3.3-V Linking Addressable Scan Ports Multidrop-Addressable IEEE STD 1149.1 (JTAG datasheet
PDF, 905 Кб, Версия: E, Файл опубликован: 14 май 2007
Выписка из документа

Цены

20 предложений от 16 поставщиков
Микросхема Логический чип, 3.3V Linking Addressable Scan Ports Multidrop-Addressable IEEE STD 1149.1 (JTAG) Tap Transceiver 64-LQFP -40℃ to 85℃
Lixinc Electronics
Весь мир
SN74LVT8986PM
Texas Instruments
от 562 ₽
Триема
Россия
SN74LVT8986PM
Texas Instruments
1 457 ₽
Элитан
Россия
SN74LVT8986PM
Texas Instruments
2 014 ₽
ЭИК
Россия
SN74LVT8986PM
Texas Instruments
от 2 027 ₽

Статус

Статус продуктаВ производстве (Рекомендуется для новых разработок)
Доступность образцов у производителяДа

Корпус / Упаковка / Маркировка

Pin64
Package TypePM
Industry STD TermLQFP
JEDEC CodeS-PQFP-G
Package QTY160
CarrierJEDEC TRAY (10+1)
МаркировкаLVT8986
Width (мм)10
Length (мм)10
Thickness (мм)1.4
Pitch (мм).5
Max Height (мм)1.6
Mechanical DataСкачать

Экологический статус

RoHSСовместим

Application Notes

  • Cascading Multiple Linking Addressable Scan Port Devices
    PDF, 216 Кб, Файл опубликован: 5 ноя 2002
    This application report is intended to illustrate the capability of cascading multiple Texas Instruments (TI) linking addressable scan port (LASP) devices. It explains configuring the secondary test access ports (TAPs) of cascaded LASPs with the help of a single linking shadow protocol and protocol-bypass inputs. Several examples of linking shadow protocol, along with timing requirements and scan
  • Programming CPLDs Via the 'LVT8986 LASP
    PDF, 819 Кб, Файл опубликован: 1 ноя 2005
    This application report summarizes key information required for understanding the 'LVT8986 linking addressable scan ports (LASPs) multidrop addressable IEEE Std 1149.1 (JTAG) test access port (TAP) transceiver. This report includes information about the 'LVT8986 secondary TAPs, bypass and linking shadow protocol, scan-path description languages, serial vector format files, and an example of how to
  • LVT Family Characteristics (Rev. A)
    PDF, 98 Кб, Версия: A, Файл опубликован: 1 мар 1998
    To address the need for a complete low-voltage interface solution, Texas Instruments has developed a new generation of logic devices capable of mixed-mode operation. The LVT series relies on a state-of-the-art submicron BiCMOS process to provide up to a 90% reduction in static power dissipation over ABT. LVT devices solve the system need for a transparent seam between the low-voltage and 5-V secti
  • LVT-to-LVTH Conversion
    PDF, 84 Кб, Файл опубликован: 8 дек 1998
    Original LVT devices that have bus hold have been redesigned to add the High-Impedance State During Power Up and Power Down feature. Additional devices with and without bus hold have been added to the LVT product line. Design guidelines and issues related to the bus-hold features, switching characteristics, and timing requirements are discussed.

Модельный ряд

Серия: SN74LVT8986 (2)

Классификация производителя

  • Semiconductors > Logic > Specialty Logic > Boundary Scan (JTAG) Logic

На английском языке: Datasheet Texas Instruments SN74LVT8986PM

ТМ Электроникс. Электронные компоненты и приборы. Скидки, кэшбэк и бесплатная доставка