Datasheet Texas Instruments SN74LVT8996IPWREP — Даташит
Производитель | Texas Instruments |
Серия | SN74LVT8996-EP |
Модель | SN74LVT8996IPWREP |

Усовершенствованный продукт 3,3-В около 10-битный многоточечный приемопередатчик Ieee Std 1149.1 Tap 24-TSSOP от -40 до 85
Datasheets
Цены
![]() 14 предложений от 13 поставщиков Микросхема Логический чип, Enhanced Product 3.3V Abt 10Bit Multidrop-Addressable Ieee Std 1149.1 Tap Transceiver 24-TSSOP -40℃ to 85℃ | |||
SN74LVT8996IPWREP Texas Instruments | от 761 ₽ | ||
SN74LVT8996IPWREP Texas Instruments | 1 352 ₽ | ||
SN74LVT8996IPWREP Texas Instruments | по запросу | ||
SN74LVT8996IPWREP Texas Instruments | по запросу |
Статус
Статус продукта | В производстве (Рекомендуется для новых разработок) |
Доступность образцов у производителя | Нет |
Корпус / Упаковка / Маркировка
Pin | 24 |
Package Type | PW |
Industry STD Term | TSSOP |
JEDEC Code | R-PDSO-G |
Package QTY | 2000 |
Carrier | LARGE T&R |
Маркировка | LT8996EP |
Width (мм) | 4.4 |
Length (мм) | 7.8 |
Thickness (мм) | 1 |
Pitch (мм) | .65 |
Max Height (мм) | 1.2 |
Mechanical Data | Скачать |
Параметры
Bits | 10 |
ICC @ Nom Voltage(Max) | 20 мА |
Тип входа | TTL/CMOS |
Рабочий диапазон температур | от -40 до 85 C |
Output Drive (IOL/IOH)(Max) | 64/-32 мА |
Тип выхода | LVTTL |
Package Group | TSSOP |
Package Size: mm2:W x L | 24TSSOP: 50 mm2: 6.4 x 7.8(TSSOP) PKG |
Rating | HiRel Enhanced Product |
Technology Family | LVT |
VCC(Max) | 3.6 В |
VCC(Min) | 2.7 В |
Экологический статус
RoHS | Совместим |
Application Notes
- LVT Family Characteristics (Rev. A)PDF, 98 Кб, Версия: A, Файл опубликован: 1 мар 1998
To address the need for a complete low-voltage interface solution, Texas Instruments has developed a new generation of logic devices capable of mixed-mode operation. The LVT series relies on a state-of-the-art submicron BiCMOS process to provide up to a 90% reduction in static power dissipation over ABT. LVT devices solve the system need for a transparent seam between the low-voltage and 5-V secti - LVT-to-LVTH ConversionPDF, 84 Кб, Файл опубликован: 8 дек 1998
Original LVT devices that have bus hold have been redesigned to add the High-Impedance State During Power Up and Power Down feature. Additional devices with and without bus hold have been added to the LVT product line. Design guidelines and issues related to the bus-hold features, switching characteristics, and timing requirements are discussed.
Модельный ряд
Серия: SN74LVT8996-EP (2)
- SN74LVT8996IPWREP V62/04644-01YE
Классификация производителя
- Semiconductors > Space & High Reliability > Logic Products > Specialty Logic Products > Boundary Scan (JTAG)