Реле Tianbo - ресурс 10 млн переключений

Datasheet Texas Instruments SN74LVTH182652A — Даташит

ПроизводительTexas Instruments
СерияSN74LVTH182652A
Datasheet Texas Instruments SN74LVTH182652A

Устройства сканирования сканирования ABT 3,3 В с 18-битными приемопередатчиками и регистрами

Datasheets

3.3-V ABT Scan Test Devices With 18-Bit Transceivers And Registers datasheet
PDF, 610 Кб, Версия: C, Файл опубликован: 1 июн 1997
Выписка из документа

Цены

Специальные функциональные логические элементы 10-Bit Bus Interface F-F W/3-State Otpt
SN74LVTH182652A
Texas Instruments
по запросу

Статус

SN74LVTH182652APM
Статус продуктаВ производстве
Доступность образцов у производителяНет

Корпус / Упаковка / Маркировка

SN74LVTH182652APM
N1
Pin64
Package TypePM
Industry STD TermLQFP
JEDEC CodeS-PQFP-G
Package QTY160
CarrierJEDEC TRAY (10+1)
МаркировкаLVTH182652A
Width (мм)10
Length (мм)10
Thickness (мм)1.4
Pitch (мм).5
Max Height (мм)1.6
Mechanical DataСкачать

Параметры

Parameters / ModelsSN74LVTH182652APM
SN74LVTH182652APM
Bits18
F @ Nom Voltage(Max), Mhz160
ICC @ Nom Voltage(Max), мА24
Рабочий диапазон температур, Cот -40 до 85
Output Drive (IOL/IOH)(Max), мА64/-32
Package GroupLQFP
Package Size: mm2:W x L, PKG64LQFP: 144 mm2: 12 x 12(LQFP)
RatingCatalog
Technology FamilyLVT
VCC(Max), В3.6
VCC(Min), В2.7
Voltage(Nom), В3.3
tpd @ Nom Voltage(Max), нс4.7

Экологический статус

SN74LVTH182652APM
RoHSСовместим

Application Notes

  • Programming CPLDs Via the 'LVT8986 LASP
    PDF, 819 Кб, Файл опубликован: 1 ноя 2005
    This application report summarizes key information required for understanding the 'LVT8986 linking addressable scan ports (LASPs) multidrop addressable IEEE Std 1149.1 (JTAG) test access port (TAP) transceiver. This report includes information about the 'LVT8986 secondary TAPs, bypass and linking shadow protocol, scan-path description languages, serial vector format files, and an example of how to
  • LVT Family Characteristics (Rev. A)
    PDF, 98 Кб, Версия: A, Файл опубликован: 1 мар 1998
    To address the need for a complete low-voltage interface solution, Texas Instruments has developed a new generation of logic devices capable of mixed-mode operation. The LVT series relies on a state-of-the-art submicron BiCMOS process to provide up to a 90% reduction in static power dissipation over ABT. LVT devices solve the system need for a transparent seam between the low-voltage and 5-V secti
  • LVT-to-LVTH Conversion
    PDF, 84 Кб, Файл опубликован: 8 дек 1998
    Original LVT devices that have bus hold have been redesigned to add the High-Impedance State During Power Up and Power Down feature. Additional devices with and without bus hold have been added to the LVT product line. Design guidelines and issues related to the bus-hold features, switching characteristics, and timing requirements are discussed.
  • Bus-Hold Circuit
    PDF, 418 Кб, Файл опубликован: 5 фев 2001
    When designing systems that include CMOS devices, designers must pay special attention to the operating condition in which all of the bus drivers are in an inactive, high-impedance condition (3-state). Unless special measures are taken, this condition can lead to undefined levels and, thus, to a significant increase in the device?s power dissipation. In extreme cases, this leads to oscillation of

Модельный ряд

Серия: SN74LVTH182652A (1)

Классификация производителя

  • Semiconductors> Logic> Specialty Logic> Boundary Scan (JTAG) Logic

На английском языке: Datasheet Texas Instruments SN74LVTH182652A

ТМ Электроникс. Электронные компоненты и приборы. Скидки, кэшбэк и бесплатная доставка