Источники питания Keen Side

Datasheet Texas Instruments SN74LVTH573NSR — Даташит

ПроизводительTexas Instruments
СерияSN74LVTH573
МодельSN74LVTH573NSR
Datasheet Texas Instruments SN74LVTH573NSR

Восьмеричные прозрачные защелки ABT типа D, 3,3 В, с выходами с 3 состояниями 20-SO от -40 до 85

Datasheets

SN54LVTH573, SN74LVTH573 datasheet
PDF, 1.5 Мб, Версия: H, Файл опубликован: 15 сен 2003
Выписка из документа

Цены

24 предложений от 14 поставщиков
Микросхема Логический замок, 3.3V ABT Octal Transparent D-Type Latches With 3-State Outputs 20-SO -40℃ to 85℃
EIS Components
Весь мир
SN74LVTH573NSR
Texas Instruments
27 ₽
Lixinc Electronics
Весь мир
SN74LVTH573NSR
Texas Instruments
от 29 ₽
ЧипСити
Россия
SN74LVTH573NSR
Texas Instruments
35 ₽
ChipWorker
Весь мир
SN74LVTH573NSR
Texas Instruments
89 ₽

Статус

Статус продуктаВ производстве (Рекомендуется для новых разработок)
Доступность образцов у производителяНет

Корпус / Упаковка / Маркировка

Pin20
Package TypeNS
Industry STD TermSOP
JEDEC CodeR-PDSO-G
Package QTY2000
CarrierLARGE T&R
МаркировкаLVTH573
Width (мм)5.3
Length (мм)12.6
Thickness (мм)1.95
Pitch (мм)1.27
Max Height (мм)2
Mechanical DataСкачать

Параметры

3-State OutputYes
Bits8
F @ Nom Voltage(Max)160 Mhz
ICC @ Nom Voltage(Max)5 мА
Рабочий диапазон температурот -40 до 85 C
Output Drive (IOL/IOH)(Max)64/-32 мА
Package GroupSO
Package Size: mm2:W x L20SO: 98 mm2: 7.8 x 12.6(SO) PKG
RatingCatalog
Schmitt TriggerNo
Technology FamilyLVT
VCC(Max)3.6 В
VCC(Min)2.7 В
Voltage(Nom)3.3 В
tpd @ Nom Voltage(Max)3.9 нс

Экологический статус

RoHSСовместим

Application Notes

  • LVT Family Characteristics (Rev. A)
    PDF, 98 Кб, Версия: A, Файл опубликован: 1 мар 1998
    To address the need for a complete low-voltage interface solution, Texas Instruments has developed a new generation of logic devices capable of mixed-mode operation. The LVT series relies on a state-of-the-art submicron BiCMOS process to provide up to a 90% reduction in static power dissipation over ABT. LVT devices solve the system need for a transparent seam between the low-voltage and 5-V secti
  • LVT-to-LVTH Conversion
    PDF, 84 Кб, Файл опубликован: 8 дек 1998
    Original LVT devices that have bus hold have been redesigned to add the High-Impedance State During Power Up and Power Down feature. Additional devices with and without bus hold have been added to the LVT product line. Design guidelines and issues related to the bus-hold features, switching characteristics, and timing requirements are discussed.
  • Bus-Hold Circuit
    PDF, 418 Кб, Файл опубликован: 5 фев 2001
    When designing systems that include CMOS devices, designers must pay special attention to the operating condition in which all of the bus drivers are in an inactive, high-impedance condition (3-state). Unless special measures are taken, this condition can lead to undefined levels and, thus, to a significant increase in the device?s power dissipation. In extreme cases, this leads to oscillation of

Модельный ряд

Классификация производителя

  • Semiconductors > Logic > Flip-Flop/Latch/Register > D-Type Latch

На английском языке: Datasheet Texas Instruments SN74LVTH573NSR

ТМ Электроникс. Электронные компоненты и приборы. Скидки, кэшбэк и бесплатная доставка