Datasheet Texas Instruments SN75LVDS86DGGR — Даташит
Производитель | Texas Instruments |
Серия | SN75LVDS86 |
Модель | SN75LVDS86DGGR |

Приемник FlatLink™ 48-TSSOP
Datasheets
Flatlink Receiver datasheet
PDF, 400 Кб, Версия: D, Файл опубликован: 10 май 2006
Выписка из документа
Цены
![]() 14 предложений от 12 поставщиков Микросхема LVDS, M-LVDS, ECL, CML, LVDS Receiver 48Pin TSSOP T/R | |||
SN75LVDS86DGGR Texas Instruments | 309 ₽ | ||
SN75LVDS86DGGR Texas Instruments | от 562 ₽ | ||
SN75LVDS86DGGR Texas Instruments | по запросу | ||
SN75LVDS86DGGR | по запросу |
Статус
Статус продукта | В производстве (Рекомендуется для новых разработок) |
Доступность образцов у производителя | Нет |
Корпус / Упаковка / Маркировка
Pin | 48 |
Package Type | DGG |
Industry STD Term | TSSOP |
JEDEC Code | R-PDSO-G |
Package QTY | 2000 |
Carrier | LARGE T&R |
Маркировка | SN75LVDS86 |
Width (мм) | 6.1 |
Length (мм) | 12.5 |
Thickness (мм) | 1.15 |
Pitch (мм) | .5 |
Max Height (мм) | 1.2 |
Mechanical Data | Скачать |
Параметры
Approx. Price (US$) | 2.94 | 1ku |
Data Throughput(Mb/s) | 163 |
Driver (RL)(Ohms) | 100 |
Number of Parallel Outputs | 21 |
Operating Temperature Range(C) | 0 to 70 |
PLL Frequency(MHz) | 31 - 68 |
Package Group | TSSOP |
Package Size: mm2:W x L (PKG) | 48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) |
Rating | Catalog |
Receiver (Vth)(mV) | 100 |
Serial Data Receiver Channels | 3 |
Supply Voltage(s)(V) | 3.3 |
Экологический статус
RoHS | Совместим |
Бессвинцовая технология (Pb Free) | Да |
Application Notes
- Time Budgeting of the Flatlink Interface Application ReportPDF, 99 Кб, Файл опубликован: 11 июн 1997
This document describes the FlatLinkE point-to-point data-transmission interface that provides better than a two-to-one reduction in the number of signal lines used for synchronous parallel data-bus structures. - Flatlink Data Transmission System Design Overview (Rev. A)PDF, 127 Кб, Версия: A, Файл опубликован: 1 июн 2001
FlatLink is a data transmission system that can provide better than a 2:1 reduction in the number of signal lines used for synchronous parallel data bus structures with no loss in data throughput. To do this, FlatLink takes single-ended data at clock rates of up to 68 MHz and increases the data signaling rate seven times up to 476 Mbps. The following report provides some design guidelinesfo
Модельный ряд
Серия: SN75LVDS86 (3)
- SN75LVDS86DGG SN75LVDS86DGGG4 SN75LVDS86DGGR
Классификация производителя
- Semiconductors > Interface > Display & Imaging SerDes > FlatLink/FPD-Link (LVDS for LCD)