Datasheet Linear Technology LTC2274 — Даташит
| Производитель | Linear Technology |
| Серия | LTC2274 |
16-разрядный АЦП последовательного вывода, 105 Мвыб/с (JESD204)
Datasheets
Datasheet LTC2274
PDF, 924 Кб, Язык: анг., Файл закачен: 20 авг 2017, Страниц: 40
16-Bit, 105Msps Serial Output ADC (JESD204)
16-Bit, 105Msps Serial Output ADC (JESD204)
Выписка из документа
Купить LTC2274 на РадиоЛоцман.Цены — от 3 168 до 25 010 ₽24 предложений от 22 поставщиков IC ADC 16BIT PIPELINED 40QFN. 16 Bit Analog to Digital Converter 1 Input 1 Pipelined 40-QFN (6x6). Data Acquisition - Analog... | |||
| LTC2274CUJ#TRPBF Analog Devices | 5 324 ₽ | ||
| LTC2274 | по запросу | ||
| LTC2274IUJ PBF | по запросу | ||
| LTC2274IUJ | по запросу | ||
Корпус / Упаковка / Маркировка
| LTC2274CUJ#PBF | LTC2274CUJ#TRPBF | LTC2274IUJ#PBF | LTC2274IUJ#TRPBF | |
|---|---|---|---|---|
| N | 1 | 2 | 3 | 4 |
| Корпус | 6x6 QFN-40 Габаритный чертеж корпуса | 6x6 QFN-40 Габаритный чертеж корпуса | 6x6 QFN-40 Габаритный чертеж корпуса | 6x6 QFN-40 Габаритный чертеж корпуса |
| Код корпуса | UJ | UJ | UJ | UJ |
| Индекс корпуса | 05-08-1728 | 05-08-1728 | 05-08-1728 | 05-08-1728 |
| Количество выводов | 40 | 40 | 40 | 40 |
Параметры
| Parameters / Models | LTC2274CUJ#PBF | LTC2274CUJ#TRPBF | LTC2274IUJ#PBF | LTC2274IUJ#TRPBF |
|---|---|---|---|---|
| ADC INL, LSB | 1.2 | 1.2 | 1.2 | 1.2 |
| ADCs | 1 | 1 | 1 | 1 |
| Архитектура | Pipeline | Pipeline | Pipeline | Pipeline |
| Bipolar/Unipolar Input | Bipolar | Bipolar | Bipolar | Bipolar |
| Bits, bits | 16 | 16 | 16 | 16 |
| Количество каналов | 1 | 1 | 1 | 1 |
| DNL, LSB | 0.3 | 0.3 | 0.3 | 0.3 |
| Demo Boards | DC1151A-C,DC1151A-D | DC1151A-C,DC1151A-D | DC1151A-C,DC1151A-D | DC1151A-C,DC1151A-D |
| Экспортный контроль | да | да | да | да |
| Основные особенности | 2.1Gbps JESD204, High IF Sampling, PGA, Internal Dither, Clock Duty Cycle Stabilizer | 2.1Gbps JESD204, High IF Sampling, PGA, Internal Dither, Clock Duty Cycle Stabilizer | 2.1Gbps JESD204, High IF Sampling, PGA, Internal Dither, Clock Duty Cycle Stabilizer | 2.1Gbps JESD204, High IF Sampling, PGA, Internal Dither, Clock Duty Cycle Stabilizer |
| I/O | Serial JESD204 | Serial JESD204 | Serial JESD204 | Serial JESD204 |
| Input Drive | Differential | Differential | Differential | Differential |
| Input Span | 2.25Vpp or 1.5Vpp | 2.25Vpp or 1.5Vpp | 2.25Vpp or 1.5Vpp | 2.25Vpp or 1.5Vpp |
| Internal Reference | да | да | да | да |
| Latency | 9 | 9 | 9 | 9 |
| Рабочий диапазон температур, °C | от 0 до 70 | от 0 до 70 | от -40 до 85 | от -40 до 85 |
| Power, mW | 1300 | 1300 | 1300 | 1300 |
| SFDR, дБ | 100 | 100 | 100 | 100 |
| SINAD, дБ | 77.6 | 77.6 | 77.6 | 77.6 |
| SNR, дБ | 77.6 | 77.6 | 77.6 | 77.6 |
| Simultaneous | нет | нет | нет | нет |
| Speed, ksps | 105000 | 105000 | 105000 | 105000 |
| Диапазон напряжения питания | 3.3V | 3.3V | 3.3V | 3.3V |
Экологический статус
| LTC2274CUJ#PBF | LTC2274CUJ#TRPBF | LTC2274IUJ#PBF | LTC2274IUJ#TRPBF | |
|---|---|---|---|---|
| RoHS | Совместим | Совместим | Совместим | Совместим |
Design Notes
- Maximize the Performance of 16-Bit, 105Msps ADC with Careful IF SIgnal Chain Design &mdash DN468PDF, 93 Кб, Файл опубликован: 30 май 2009Выписка из документа
Статьи
- Maximize the Performance of 16-Bit, 105Msps ADC with Careful IF Signal Chain Design &mdash LT JournalPDF, 273 Кб, Файл опубликован: 1 дек 2009Выписка из документа
- Serial Interface for High Speed Data Converters Simplifies Layout over Traditional Parallel Devices &mdash LT JournalPDF, 417 Кб, Файл опубликован: 23 сен 2008Выписка из документа
Модельный ряд
Серия: LTC2274 (4)
Классификация производителя
- Data Conversion > Analog-to-Digital Converters (ADC) > High Speed ADCs (Fs >=10Msps)

Купить LTC2274 на РадиоЛоцман.Цены




