Datasheet Texas Instruments 74SSTUB32864AZKER — Даташит
Производитель | Texas Instruments |
Серия | 74SSTUB32864A |
Модель | 74SSTUB32864AZKER |

25-битный конфигурируемый регистровый буфер с входами и выходами SSTL_18 96-LFBGA от 0 до 70
Datasheets
25-Bit Configurable Registered Buffer datasheet
PDF, 513 Кб, Файл опубликован: 16 окт 2006
Выписка из документа
Статус
Статус продукта | В производстве (Рекомендуется для новых разработок) |
Доступность образцов у производителя | Нет |
Корпус / Упаковка / Маркировка
Pin | 96 |
Package Type | ZKE |
Industry STD Term | BGA MICROSTAR |
JEDEC Code | R-PBGA-N |
Package QTY | 1000 |
Carrier | LARGE T&R |
Маркировка | SB864A |
Width (мм) | 5.5 |
Length (мм) | 13.5 |
Thickness (мм) | .85 |
Pitch (мм) | .8 |
Max Height (мм) | 1.4 |
Mechanical Data | Скачать |
Параметры
Absolute Jitter (Peak-to-Peak Cycle or Period Jitter) | N/A ps |
Function | DDR2 Register |
Количество выходов | 25 |
Operating Frequency Range(Max) | 410 МГц |
Рабочий диапазон температур | от 0 до 70 C |
Output Drive | 8 мА |
Package Group | LFBGA |
Package Size: mm2:W x L | 96LFBGA: 74 mm2: 5.5 x 13.5(LFBGA) PKG |
Rating | Catalog |
VCC | 1.8 В |
t(phase error) | N/A ps |
tsk(o) | N/A ps |
Экологический статус
RoHS | Совместим |
Application Notes
- DDR2 Memory Interface Clocks and Registers - OverviewPDF, 308 Кб, Файл опубликован: 25 мар 2009
This application report gives an overview of the existing JEDEC DDR2 Register and PLL Buffer specifications and compliant TI devices.
Модельный ряд
Серия: 74SSTUB32864A (1)
- 74SSTUB32864AZKER
Классификация производителя
- Semiconductors > Clock and Timing > Memory Interface Clocks and Registers