Datasheet Texas Instruments SN74SSTUB32866ZWLR — Даташит
Производитель | Texas Instruments |
Серия | SN74SSTUB32866 |
Модель | SN74SSTUB32866ZWLR |

25-битный конфигурируемый зарегистрированный буфер с проверкой четности адреса 96-BGA -40 до 85
Datasheets
25-Bit Configurable Registered Buffer w/Address-Parity Test datasheet
PDF, 2.0 Мб, Версия: C, Файл опубликован: 1 ноя 2007
Выписка из документа
Статус
Статус продукта | В производстве (Рекомендуется для новых разработок) |
Доступность образцов у производителя | Нет |
Корпус / Упаковка / Маркировка
Pin | 96 |
Package Type | ZWL |
Industry STD Term | BGA |
JEDEC Code | R-PBGA-N |
Package QTY | 1000 |
Carrier | LARGE T&R |
Маркировка | SB866 |
Width (мм) | 5.5 |
Length (мм) | 13.5 |
Thickness (мм) | .89 |
Pitch (мм) | .8 |
Max Height (мм) | 1.3 |
Mechanical Data | Скачать |
Параметры
Absolute Jitter (Peak-to-Peak Cycle or Period Jitter) | N/A ps |
Function | DDR2 Register |
Количество выходов | 25 |
Operating Frequency Range(Max) | 410 МГц |
Рабочий диапазон температур | от -40 до 85 C |
Output Drive | 8 мА |
Package Group | BGA |
Package Size: mm2:W x L | 96BGA: 74 mm2: 5.5 x 13.5(BGA) PKG |
Rating | Catalog |
VCC | 1.8 В |
t(phase error) | N/A ps |
tsk(o) | N/A ps |
Экологический статус
RoHS | Совместим |
Application Notes
- DDR2 Memory Interface Clocks and Registers - OverviewPDF, 308 Кб, Файл опубликован: 25 мар 2009
This application report gives an overview of the existing JEDEC DDR2 Register and PLL Buffer specifications and compliant TI devices.
Модельный ряд
Серия: SN74SSTUB32866 (3)
- HPA00322ZWLR SN74SSTUB32866ZKER SN74SSTUB32866ZWLR
Классификация производителя
- Semiconductors > Clock and Timing > Memory Interface Clocks and Registers