KEEN SIDE успешно заменяет аналогичные продукты таких известных брендов, как Phoenix Contact, Weidmueller, Degson, Winstar, Hsuan Mao, KLS, G-NOR, Mean Well и др.

Datasheets - Аудиопроцессоры Analog Devices - 2

Подраздел: "Аудиопроцессоры"
Производитель: "Analog Devices"
Производители
Analog Devices Asahi Kasei Microdevices
Найдено: 41 Вывод: 21-40

Вид: Список / Картинки

  1. Высокопроизводительный DSP четвертого поколения
  2. Двухъядерный DSR SHARC+ c контроллером DDR в корпусе 349-cspBGA
Выбираем схему BMS для заряда литий-железофосфатных (LiFePO4) аккумуляторов
  1. Двухъядерный DSR SHARC+ c контроллером DDR в корпусе 349-cspBGA
  2. Двухъядерный DSP SHARC+ c двумя контроллерами DDR в корпусе 529-cspBGA
  1. Система на кристалле с ядром SHARC+ и ядром ARM Cortex-A5, контроллером DDR, Ethernet и USB в корпусе 349-cspBGA
  2. Система на кристалле с двумя ядрами SHARC+ и ядром ARM Cortex-A5, контроллером DDR, Ethernet и USB в корпусе 349-cspBGA
  3. Система на кристалле с двумя ядрами SHARC+ и ядром ARM Cortex-A5, контроллером DDR, Ethernet и USB в корпусе 349-cspBGA
  4. Система на кристалле с двумя ядрами SHARC+ и ядром ARM Cortex-A5, двумя контроллерами DDR, 2xEthernet, 2xUSB и SDIO в корпусе 529-cspBGA
  5. Система на кристалле с двумя ядрами SHARC+ и ядром ARM Cortex-A5, двумя контроллерами DDR, 2xEthernet, 2xUSB, SDIO и PCIe в корпусе 529-cspBGA
  6. Двухъядерный цифровой сигнальный процессор SHARC+ (384 кБ памяти L1) с 1 МБ совместно используемой памяти L2 в 176-выводном корпусе LQFP
  7. Двухъядерный цифровой сигнальный процессор SHARC+ (768 кБ памяти L1) с 1 МБ совместно используемой памяти L2 и контроллером DDR в корпусе 400-cspBGA
  8. Двухъядерный процессор SHARC+ (768 кБ памяти L1) с ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2 и контроллером Ethernet10/100 в 176-выводном корпусе LQFP
  9. Процессорсоднимядром SHARC+ (384 кБ памяти L1), ядром ARM Cortex-A5, 1 МБсовместноиспользуемойпамяти L2, контроллерами DDR, Gigabit Ethernet, USB и SDIO в корпусе 400-cspBGA
  10. Процессор с двумя ядрами SHARC+ (768 кБ памяти L1), ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2, контроллерами DDR, Gigabit Ethernet, USB и SDIO в корпусе 400-cspBGA
  11. Одноядерный процессор SHARC+ (384 кБ памяти L1) с ядром ARM Cortex-A5, 1 МБ совместно используемой памяти L2 и контроллером Ethernet 10/100 в 176-выводном корпусе LQFP
  12. 400 МГц SHARC + DSP с 640 КБ L1, 256 КБ общей L2 SRAM, 120-выводной LQFP_EP
  13. SHARC + DSP до 800 МГц с 640 КБ L1, 512 КБ общей L2 SRAM, 120-выводной LQFP_EP
  14. SHARC + DSP до 1 ГГц с 640 КБ L1, 1024 КБ общей L2 SRAM, 120-выводным LQFP_EP
  15. SHARC + DSP до 1 ГГц с 640 КБ L1, 1024 КБ общей L2 SRAM, CSP_BGA на 400 шаров
  16. 400 МГц SHARC + DSP с 640 КБ L1, 256 КБ общей L2 SRAM, 400-Ball CSP_BGA

Сортировать по: релевантность / дата

Электронные компоненты. Бесплатная доставка по России