Можно эффективно удвоить частоту дискретизации ЦАП, объединив два ЦАП в один блок. Поочередное переключение каждого ЦАП на один выход удваивает эффективную пропускную способность всей системы. Для обеспечения высоких общих характеристик при мультиплексировании выходов ЦАП важно использовать высококачественные быстродействующие коммутаторы. ЦАП на переключателях тока в этой статье позволяют реализовать токовое управление выходным коммутатором. Для управления током используются две дифференциальные транзисторные пары с перекрестными связями, образующие четырехквадрантный умножитель (Рисунок 1). При такой топологии напряжения насыщения транзисторов минимальны, перепады напряжения невелики, а скорости переключения высоки.
![]() |
|
Рисунок 1. | В качестве переключателей тока можно использовать дифференциальные транзисторные пары с перекрестными связями. |
2.5-гигагерцовый смеситель AD8343 содержит полный четырехквадрантный умножитель, который можно использовать в качестве высокоскоростного переключателя токов. Встроенная в AD8343 схема смещения поддерживает напряжение на эмиттерах на уровне примерно 1.2 В, что, в свою очередь, устанавливает требуемое напряжение на выходах ЦАП. При наличии даже минимального входного сигнала в точках соединения баз эмиттеры образуют виртуальную землю для переменного тока. Уменьшенный размах напряжения в этих узлах сводит к минимуму влияние любых паразитных емкостей. В описываемой здесь схеме два смесителя AD8343 используются в качестве высокоскоростных переключателей для мультиплексирования дифференциальных выходных токов, получаемых от двух ЦАП AD9731 (Рисунок 2).
![]() |
|
Рисунок 2. | Переключение выходов двух ЦАП эффективно удваивает пропускную способность. |
Оконечные резисторы на выходной стороне смесителей создают пути для протекания постоянного тока к источнику питания, обеспечивают преобразование тока в напряжение и несимметричное 50-омное согласование нагрузки. Такая конфигурация позволяет схеме управлять удаленной дифференциальной нагрузкой 100 Ом по двум 50-омным коаксиальным кабелям. Низкоуровневые тактовые сигналы на гетеродинных входах LO подаются через быстродействующие LVDS буферы, согласованные резисторами 10 Ом. При размахе выходных токов драйверов порядка ±3.5 мА пиковые напряжения на входах LO составляют примерно 70 мВ. На Рисунке 3 показано, что схема обеспечивает времена нарастания и спада выходного сигнала менее 200 пс.
![]() |
|
Рисунок 3. | Схема на Рисунке 2 обеспечивает времена нарастания и спада выходного сигнала менее 200 пс. |