Datasheet Texas Instruments DS92LV18TVV/NOPB — Даташит
Производитель | Texas Instruments |
Серия | DS92LV18 |
Модель | DS92LV18TVV/NOPB |
18-Bit Bus LVDS Serializer/Deserializer - 15-66 MHz 80-LQFP -40 to 85
Datasheets
DS92LV18 18-Bit Bus LVDS Serializer/Deserializer - 15-66 MHz datasheet
PDF, 1.3 Мб, Версия: E, Файл опубликован: 18 апр 2013
Выписка из документа
Цены
Купить DS92LV18TVV/NOPB на РадиоЛоцман.Цены — от 641 до 3 254 ₽ 21 предложений от 14 поставщиков Микросхема: IC SER/DES LVDS 18BIT BUS 80LQFP | |||
DS92LV18TVV/NOPB Texas Instruments | 641 ₽ | ||
DS92LV18TVV/NOPB Texas Instruments | 766 ₽ | ||
DS92LV18TVV/NOPB National Semiconductor | 1 605 ₽ | ||
DS92LV18TVV/NOPB National Semiconductor | по запросу |
Статус
Статус продукта | В производстве (Рекомендуется для новых разработок) |
Доступность образцов у производителя | Да |
Корпус / Упаковка / Маркировка
Pin | 80 | 80 |
Package Type | PN | PN |
Industry STD Term | LQFP | LQFP |
JEDEC Code | S-PQFP-G | S-PQFP-G |
Package QTY | 119 | 119 |
Carrier | TUBE | TUBE |
Маркировка | DS92LV18TVV | >B |
Width (мм) | 12 | 12 |
Length (мм) | 12 | 12 |
Thickness (мм) | 1.4 | 1.4 |
Pitch (мм) | .5 | .5 |
Max Height (мм) | 1.6 | 1.6 |
Mechanical Data | Скачать | Скачать |
Параметры
ESD | 2 kV |
Function | SerDes |
Input Compatibility | LVTTL,BLVDS |
Рабочий диапазон температур | от -40 до 85 C |
Output Compatibility | LVDS,BLVDS,LVTTL |
Package Group | LQFP |
Package Size: mm2:W x L | 80LQFP: 196 mm2: 14 x 14(LQFP) PKG |
Protocols | Channel-Link I |
Rating | Catalog |
Supply Voltage(s) | 3.3 В |
Экологический статус
RoHS | Совместим |
Комплекты разработчика и оценочные наборы
- Evaluation Modules & Boards: LVDS-18B-EVK
18-Bit Bus LVDS SERDES Evaluation Board 15-66 MHz
Статус продукта: В производстве (Рекомендуется для новых разработок)
Application Notes
- External Serial Interface Reduces Simultaneous Switching Output Noise in FPGAs (Rev. A)PDF, 8.3 Мб, Версия: A, Файл опубликован: 26 апр 2013
This application report highlights how using external SerDes in conjunction with minimum current driveFPGA I/O can reduce FPGA’s internal noise and reap the benefits of a serial interface across the system.This may allow designers to use low end FPGAs with external SerDes to reduce cost and still have highanalog performance. - DS15BA101 & DS15EA101 Enable Long Reach Applications for Embedded Clock SER/DES (Rev. E)PDF, 170 Кб, Версия: E, Файл опубликован: 29 апр 2013
Reduction in system size, increase in system performance and savings in system cost are valuablebenefits that SER/DES devices (Serializers and Deserializers) bring to many system designers. Thesebenefits are the reason why SER/DES are integral pieces of many of today’s high-speed systems.One of the design constraints for these systems is the maximum transmission distance between a serializer
Модельный ряд
Серия: DS92LV18 (2)
- DS92LV18TVV/NOPB DS92LV18TVVX/NOPB
Классификация производителя
- Semiconductors > Interface > LVDS/M-LVDS/PECL > SerDes/Channel-Link